1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好, 最近我设计了一版 AD6645+FPGA的采集电路
以下是 AD6645前端部分 经过测量, AD8138 正电压为5.1V, 负电压为 -4.5V (负电压由1米2662产生) AD6645的采样差分时钟 enc 由 FPGA的 差分管脚输出 进行驱动。 同时 FPGA通过AD DRY信号的上升沿进行数据采集并传输。 开始测试: 图中R19 甩空,不接任何信号,AD采样结果 是 8191 , OVR=1 R19接GND,AD结果是50左右(很小)OVR=0 R19接 本电路板的5V电源 , AD结果 仍然是 8191(与甩空结果一样)OVR=1 R19接 由本电路板5V通过两个10K电阻分压后的端点(2.5V),结果也还是8191。OVR=1 R19接 由本电路板5V通过三个10K电阻分压后的端点(1.7V),结果也还是8191。OVR=1 十分奇怪,也就是说,除了输入端接地,甩空或接5V ,6645都表示超出测量范围。 现在有点懵了。。我是想连接信号发生器进行采集,可是现在这个情况不知怎么排查了。 谢谢!! |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
1126 浏览 1 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
3319 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1198 浏览 0 评论
2393 浏览 1 评论
1324 浏览 0 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 09:45 , Processed in 0.701777 second(s), Total 72, Slave 55 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号