1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
最近在使用贵公司的AD9826芯片,用FPGA进行驱动,目前AD端输入模拟直流电压,未来要接光电装换的输入装置。现在用FPGA驱动时,在2-SHA模式下,电平转换侧的值时钟为FF,驱动AD的方法是创建在XPS是创建ad IP 写ADCCLK CDSCLK2 和 SLOAD 时序 对AD中的寄存器进行配置,但现在还无法进行AD寄存器的读写,想求一思路或者参考设计,谢谢!
|
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
674 浏览 1 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
3081 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1164 浏览 0 评论
2360 浏览 1 评论
1314 浏览 0 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 22:41 , Processed in 0.453566 second(s), Total 70, Slave 53 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号