1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 xiewenbin520 于 2013-5-26 20:21 编辑
本人想设计一个FIR低通滤波器,调用quartusII的IP core.采样频率为8.064MHz,利用hamming窗,通带截止频率为3.2KHz.由于采样率与通带截止频率相差太大,无法直接设计出满足要求的FIR滤波器。于是就采用了积分梳状滤波器CIC后接FIR滤波器,CIC是为了抽取已达到降低FIR采样频率Fs的目的。系统的时钟频率F_sys,也即数据率。CIC模块的频率是系统时钟频率,抽取D倍后,CIC输出的数据率为F_sys/D.请问 1、CIC接FIR这个结构是否可行? 2、这个D应设置为多少合适?CIC的输入和输出位宽都设置为32位,输出32位会不造成影响 3、这个FIR模块的频率应该接多少?F_sys?还是F_sys/D。 |
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1874 浏览 49 评论
6010 浏览 113 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 20:14 , Processed in 0.590248 second(s), Total 68, Slave 51 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号