1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
使用的是SPARTAN-3E的开发板,在FPGA配置文件时,.bit文件的下载时,程序可以在线正常运行。但使用.mcs文件配置时,ISE上显示program success,但板子上的FPGA并没有加载程序,断电重启了也没反应。板子模式选择是M.S,PROM芯片型号选择也确认过了。我的代码就是开关一输入,到led灯上控制暗灭。
entity t is Port ( STDIN : in STD_LOGIC; CINT0 : out STD_LOGIC; CINT1 : out STD_LOGIC; CINT2: out STD_LOGIC; CINT3 : out STD_LOGIC); end t; architecture Behavioral of t is begin CINT0<=STDIN; CINT1<=STDIN; CINT2<=STDIN; CINT3<=STDIN; end Behavioral; 管脚约束如下 # PlanAhead Generated physical constraints NET "CINT0" LOC = F9; NET "CINT1" LOC = E9; NET "CINT2" LOC = D11; NET "CINT3" LOC = F11; NET "STDIN" LOC = L13; 有人碰到过这样的问题吗?求解决方法 |
|
相关推荐
2个回答
|
|
求帮忙啊,为什么没有大神回复
|
|
|
|
问题解决了吗?应该是design revision的问题吧,上电Prom对FPGA的时钟配置不对
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1367 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1046 浏览 0 评论
2442 浏览 1 评论
2146 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2408 浏览 0 评论
1898 浏览 50 评论
6018 浏览 113 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 02:56 , Processed in 0.553625 second(s), Total 74, Slave 57 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号