1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 guqqi1207 于 2015-3-31 00:25 编辑 过程: 1)当有一个触发信号 signal 到达时,触发 D模块,产生使能信号 enable 使启动计数器 counter1,第一个计数器开始减计数,此时溢出端为低电平,而计数器 counter2 的使能端被计数 counter1 输出的低电平所封锁,不计数。 (2)当第一个计数器减到 0,计数器溢出,输出端变为高电平,使 outpulse 模块产生高电平信号(即选通信号),同时使计数器 2 使能端为“高”,启动计数器 2 开始减计数。 (3)当第二个计数器减到 0 时,计数器溢出,输出端变为高电平,使 outpulse 模块复位,完成一个选通脉冲的过程。同时通过一个反相器分别和 D触发器的清零端,第一个计数器,第二个计数器的置数端相,使 D 触发器清零,同时分别将选通门宽和延迟时间重新置入,等待下一次触发信号的到来,如此可以反复循环,不断的进行触发产生选通脉冲。 |
|
相关推荐
2个回答
|
|
|
|
|
|
有懂得吗。鄙人扣扣1127079194
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1878 浏览 49 评论
6017 浏览 113 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 05:14 , Processed in 0.547541 second(s), Total 71, Slave 54 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号