1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
比如我现在有3个BANK需要12组250MHz差分时钟,目前的设计是使用6个250MHz的差分晶振通过3个Buffer(每个Buffer需要两组差分输入)出12组250MHz差分时钟;其他200MHz、125MHz与之类似。 我想问的是能不能有方法通过1个晶振给所有该频率的FPGA管脚提供时钟。
第一次见发帖,求大神解答 |
|
相关推荐
1个回答
|
|
不知道xilinx有木有软核这个概念,在altera中是可以通过一个晶振,然后通过软核IP来进行各个模块频率不同的接入的,但是这样做由于硬件电路线程的原因导致时序比较困难,希望对你有帮助
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
285 浏览 0 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
2885 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1129 浏览 0 评论
2330 浏览 1 评论
1309 浏览 0 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 19:54 , Processed in 0.501964 second(s), Total 73, Slave 55 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号