1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我照书本写了一个4选1选择器的Verilog程序,进行波形仿真时,出现的波形和理论上的不一致,这是什么原因?A1A0分别为00,01,10,11时,Y对应输出应该是D0,D1,D2,D3的波形,但结果是00,11段对了,01和10段又错误。哪位大神可以帮忙指点迷津,兄弟感激不尽! |
|
相关推荐
7个回答
|
|
你仔细看看你的A0和A1是不是写反了,然后01对应的是D2,10对应的D1
最佳答案
|
|
|
|
不懂,刷个分...
|
|
|
|
没有错误,A1A0=01时Y=D1,A1A0=10时Y=D2
|
|
|
|
你这个4mux1应该是个组合逻辑,你的always模块形式是组合逻辑,但是用的非阻塞的赋值方式。你不<=换成=试试。还有一个我想知道begin: MUX41是什么意思?
|
|
|
|
只是你的wave 窗口中的A1 放在下面了,你可以把它移上面去,
|
|
|
|
此问题以解决,多谢各位相助!
|
|
|
|
是什么回事?怎样解决
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1367 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1046 浏览 0 评论
2442 浏览 1 评论
2146 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2408 浏览 0 评论
1889 浏览 50 评论
6018 浏览 113 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 17:26 , Processed in 0.648843 second(s), Total 84, Slave 67 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号