1 关于On-chip ESD 资源的介绍和分析-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于On-chip ESD 资源的介绍和分析

弘模半导体 来源:djl 2019-09-08 11:03 次阅读

静电防护是IC设计中不可缺失的一部分,一般来说,ESD在比较大的设计公司或者半导体厂都有自己的专属部门。然而,随着技术节点的推进,广泛的应用,ESD的问题越来越变得防不胜防。为了和国内设计公司和半导体厂实现双赢,本篇文章介绍一家专注于on-chip ESD资源的比利时公司Sofics,希望能够给大家参考,并且有机会合作,实现双赢。 公司的On-chip ESD IP覆盖了很多领域,比如 IOT, 硅光电汽车电子,医疗器械,高速电路SERDES,防辐射, SOI,FINFET, 超低功耗, 3DIC等等。 我们服务过的合作伙伴也是超过了80多家,平均每天有一个量产的产品公布。从下面的图中,大家可以看到,我们服务的客户主要集中在欧美,日本等等,中国目前的客户还是相对比较少。因此我们坚信,随着设计公司对产品的精益求精,国内会有越来越多的公司需要定制的ESD,因为私人定制的on-chip ESD 能给设计公司的产品,带来更多附加价值。

关于On-chip ESD 资源的介绍和分析

SOFICS的ESD私人定制解决方案,使特殊应用变为可能,产品性能得到提升,减少了产品的上市时间。至于具体的服务客户和工艺节点,可以参考下面两张图片。

关于On-chip ESD 资源的介绍和分析

关于On-chip ESD 资源的介绍和分析

因为对于不同的产品应用,接口,ESD 参数需求(HBM,CDM,MM)是千变万化的。半导体厂能解决80-90%客户的需求,但是对于高速界面,超高压的ESD,IO的超电压需求, 超低漏电的vwin 界面等等,还是需要给出私人定制的方案。Sofics 的ESD解决方案,恰恰满足了这部分客户的私人定制需求。

关于On-chip ESD 资源的介绍和分析

很多朋友会疑问,采用SOFICS的ESD解决方案有什么优点吗,总的来说,因为有很多项目经验,成熟的解决方案,可以直接用到客户的产品中,让客户减少产品设计周期,使其保持在新产品,高性能方面的优势。同时,对于先进节点,公司的ESD也能在减少芯片面积,减少MASK等方面有独特的技术,帮助设计公司减少芯片费用。

关于On-chip ESD 资源的介绍和分析

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50714

    浏览量

    423138
  • 静电防护
    +关注

    关注

    11

    文章

    185

    浏览量

    47427
收藏 人收藏

    评论

    相关推荐

    集成电路电磁兼容性及应对措施相关分析(三)—集成电路ESD 测试与分析

    和成本增加等问题 。 三、集成电路ESD 测试与分析 1、测试环境与电场产生 图5 使用 ESD 发生器的测量设置l 测试环境,集成电路(IC)被放置在一个由接地平面、隔离垫圈环和场源形 成的屏蔽空间内。接地平面:可起到接地保护
    的头像 发表于 12-20 09:14 82次阅读
    集成电路电磁兼容性及应对措施相关<b class='flag-5'>分析</b>(三)—集成电路<b class='flag-5'>ESD</b> 测试与<b class='flag-5'>分析</b>

    ESD二极管特点优势有哪些?

    关于品牌东沃电子(DOWOSEMI)ESD二极管特点和优势就分享到这儿,有客户想知道东沃ESD 保护器件市场价格大概是多少。关于东沃ESD
    的头像 发表于 11-11 17:09 213次阅读
    <b class='flag-5'>ESD</b>二极管特点优势有哪些?

    (4)什么是TVS ESD及工作电压 箝位电压

    ESD
    上海雷卯电子
    发布于 :2024年10月18日 17:26:05

    求助,关于LM386芯片内ESD保护电路设计和引脚分配情况求解

    2、3输入引脚和1、7、8控制引脚和5输出引脚都共用这一个ESD保护电路呢? 如能介绍LM386芯片内ESD保护电路设计和引脚分配情况,将不胜感激!
    发表于 09-30 06:22

    ESD保护电路POWERclamp原理

    限制电压和电流来保护电子设备。以下是关于POWERclamp原理的介绍ESD保护电路的基本概念 ESD保护电路是一种用于保护电子设备免受静电放电损害的电路。静电放电是一种常见的现象
    的头像 发表于 09-14 14:41 1509次阅读

    ESD压敏电阻MV04E240T2R5产品技术参数分析和运用

    ESD压敏电阻MV04E240T2R5产品技术参数分析和运用
    的头像 发表于 09-05 11:50 316次阅读
    <b class='flag-5'>ESD</b>压敏电阻MV04E240T2R5产品技术参数<b class='flag-5'>分析</b>和运用

    浅谈半导体芯片失效分析Analysis of Semiconductor Chip Failure

    共读好书 失效专业能力分类 元器件5A试验介绍(中英文) ◆PFA (Physical Feature Analysis) 物理特征分析 ◆DPA (Destructive Physical
    的头像 发表于 07-17 16:27 690次阅读
    浅谈半导体芯片失效<b class='flag-5'>分析</b>Analysis of Semiconductor <b class='flag-5'>Chip</b> Failure

    概伦电子宣布正式推出芯片级HBM静电防护分析平台ESDi

    近日,概伦电子宣布正式推出芯片级HBM静电防护分析平台ESDi和功率器件及电源芯片设计分析验证工具PTM,并开始在国内外市场广泛推广。
    的头像 发表于 05-28 10:09 577次阅读

    ESD的3种模型和RF PA ESD保护方案介绍

    芯朴科技所有5G n77 n77/79 PAMiF LFEM 天线口内置IEC ESD保护电路设计,无需外加额外ESD保护电路情况下,都通过 IEC ESD 8kV 测试标准,保障抗ESD
    的头像 发表于 04-24 10:12 1409次阅读
    <b class='flag-5'>ESD</b>的3种模型和RF PA <b class='flag-5'>ESD</b>保护方案<b class='flag-5'>介绍</b>

    Keil v5 STM32F756 off-chip RAM1配置后从on-chip flash启动不成功是什么原因?

    我的板子上主芯片是F756ZGT6. 板子上有颗 8M SDRAM芯片,地址是从0xC0000000 --0xC0800000 ,目前程序中可以正常访问。 今天我把Keil v5中的配置加上off-chip RAM1 后,重新编译,居然发现 程序不能正常启动了。 请问这有可能是什么原因?
    发表于 04-23 07:50

    FPGA设计关于功耗专业的术语解析

    总的片上功耗 Total On-Chip Power: 总的片上功耗是器件内部的功耗,等同于器件的静态功耗加上设计功耗,也称为热功耗。
    的头像 发表于 03-27 11:32 659次阅读

    die,device和chip的定义和区别

    在半导体行业中,“die”,“device”,和“chip”这三个术语都可以用来指代芯片。
    的头像 发表于 02-23 18:26 8134次阅读

    什么是CHIP

    chip是个英文单词,意为芯片。芯片是用半导体材料,经光刻腐蚀、蒸镀、掺杂等多种工艺制成的,具有微小的尺寸和高度的集成度,能实现单一或多种功能的半导体元器件。常见的芯片类型有处理器芯片、存储芯片
    的头像 发表于 01-15 10:15 1528次阅读

    ESD静电屏蔽防护的方法及原理分析

    ESD静电屏蔽防护的方法及原理分析 ESD静电放电是指两个物体之间由于电荷不平衡而产生的电能放出。静电放电会对电子器件和设备造成损害,从而影响它们的性能、可靠性和寿命。为了保护电子设备和器件免受静电
    的头像 发表于 01-03 11:09 1199次阅读