1 arm与台积电共同发布业界首款CoWoS封装解决方案 提供更多优势-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

arm与台积电共同发布业界首款CoWoS封装解决方案 提供更多优势

半导体动态 来源:wv 作者:TechNews科技新报 2019-09-27 16:09 次阅读

高效能运算领域的领导厂商arm与晶圆代工龙头台积电26日共同宣布,发布业界首款采用台积电先进的CoWoS封装解决方案,内建arm多核心处理器,并获得硅晶验证的7纳米小芯片(Chiplet)系统。

台积电表示,此款概念性验证的小芯片系统成功地展现在7纳米FinFET制程及4GHz arm核心的支援下打造高效能运算的系统单芯片(System-on-Chip,SoC)之关键技术。同时也向系统单芯片设计人员演示运作时脉4GHz的芯片内建双向跨核心网状互连功能,及在台积电CoWoS中介层上的小芯片透过8Gb/s速度相互连结的设计方法。

台积电进一步指出,不同于整合系统的每一个元件放在单一裸晶上的传统系统单芯片,将大尺寸的多核心设计分散到较小的小芯片设计更能完善支持现今的高效能运算处理器。

此高效的设计方式可让各项功能分散到以不同制程技术生产的个别微小裸晶,提供了灵活性、更好的良率、及节省成本的优势。

小芯片必须能够透过密集、高速、高频宽的连结来进行彼此沟通,才能确保最佳的效能水准,为了克服这项挑战,此小芯片系统采用台积电所开发的Low-voltage-INPackage-INterCONnect(LIPINCONTM)独特技术,资料传输速率达8Gb/s/pin,并且拥有优异的功耗效益。

另外,此款小芯片系统建置在CoWoS中介层上由双个7纳米生产的小芯片组成,每一小芯片包含4个arm Cortex–A72处理器,以及一个芯片内建跨核心网状互连汇流排,小芯片内互连的功耗效益达0.56pJ/bit、频宽密度1.6Tb/s/mm2、0.3伏LIPINCON介面速度达8GT/s且频宽速率为320GB/s。此小芯片系统于2018年12月完成产品设计定案,并已于2019年4月成功生产。

arm资深副总裁暨基础设施事业部总经理Drew Henry表示,这次与我们长期伙伴台积电协作的最新概念性验证成果,结合了台积电创新的先进封装技术与arm架构卓越的灵活性及扩充性,为将来生产就绪的基础架构系统单芯片解决方案奠定了绝佳的基础。

台积电技术发展副总经理侯永清博士表示,此款展示芯片呈现出我们提供客户系统整合能力的绝佳表现,台积电的CoWoS先进封装技术及LIPINCON互连介面能协助客户将大尺寸的多核心设计分散到较小的小芯片组,以提供更优异的良率与经济效益。arm与台积电的本次合作更进一步释放客户在云端到边缘运算的基础架构应用上高效能系统单芯片设计的创新。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50714

    浏览量

    423113
  • ARM
    ARM
    +关注

    关注

    134

    文章

    9084

    浏览量

    367373
  • 台积电
    +关注

    关注

    44

    文章

    5632

    浏览量

    166404
  • CoWoS
    +关注

    关注

    0

    文章

    138

    浏览量

    10485
收藏 人收藏

    评论

    相关推荐

    CoWoS封装A1技术介绍

    进步,先进封装行业的未来非常活跃。简要回顾一下,目前有四大类先进封装。 3D = 有源硅堆叠在有源硅上——最著名的形式是利用的 SoI
    的头像 发表于 12-21 15:33 140次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b><b class='flag-5'>CoWoS</b><b class='flag-5'>封装</b>A1技术介绍

    加速改造群创台南厂为CoWoS封装

    据业内人士透露,正加速将一座工厂改造成先进的CoWoS封装厂,以满足英伟达对高端封装技术的
    的头像 发表于 10-14 16:12 301次阅读

    CoWoS产能将提升4倍

    先进封装解决方案的激增需求,正全力加速扩充其CoWoS(Chip-on-Wafer-on-
    的头像 发表于 09-06 17:20 699次阅读

    封装,新规划

    来源:半导体芯闻综合 高效能封装整合处处长侯上勇3 日在Semicon Taiwan 2024 中举行专题演讲,表示被视为是三种CoWoS
    的头像 发表于 09-06 10:53 369次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b><b class='flag-5'>封装</b>,新规划

    CoWoS封装技术引领AI芯片产能大跃进

    据DIGITIMES研究中心最新发布的《AI芯片特别报告》显示,在AI芯片需求激增的推动下,先进封装技术的成长势头已超越先进制程,成为半导体行业的新焦点。特别是
    的头像 发表于 08-21 16:31 717次阅读

    嘉义CoWoS封装工厂获准复工,考古发掘后重启建设

     8月16日,据联合新闻网最新消息,电位于嘉义科学园区的两座CoWoS封装工厂,在经历因考古发现而暂停施工的波折后,现已正式获得批准重启建设进程。这一决定标志着
    的头像 发表于 08-16 15:56 637次阅读

    消息称首度释出CoWoS封装前段委外订单

    近日,据台湾媒体报道,全球领先的半导体制造巨头在先进封装技术领域迈出了重要一步,首次将CoWoS
    的头像 发表于 08-07 17:21 732次阅读

    Alphawave推出业界首支持CoWoS封装的3nm UCIe IP

    的3nm Die-to-Die(D2D)多协议子系统IP。这一里程碑式的成果不仅标志着半导体互连技术的又一次飞跃,还通过深度融合的Chip-on-Wafer-on-Substrate(C
    的头像 发表于 08-01 17:07 806次阅读

    加速扩产CoWoS,云林县成新封装厂选址

    ,作为全球领先的半导体制造巨头,正加速推进其CoWoS(Chip On Wafer On Substrate)封装技术的产能扩张计划。
    的头像 发表于 07-03 09:20 1539次阅读

    新思科技推出业界首PCIe 7.0 IP解决方案

    PCIe 7.0 IP解决方案,加速万亿参数领域的芯片设计 新思科技推出业界首完整的PCIe 7.0 IP解决
    的头像 发表于 06-29 15:13 608次阅读

    进驻嘉义开始买设备,冲刺CoWoS封装

    英伟达(NVIDIA)、AMD等大厂AI芯片热销,先进封装产能供不应求,业界传出,南科嘉义园区Co
    的头像 发表于 06-14 10:10 463次阅读

    携手苹果、英伟达、博通,推动SoIC先进封装技术

    现阶段,不仅致力于提升 CoWoS 封装产能,还全力推动下一代 SoIC 封装
    的头像 发表于 04-12 10:37 808次阅读

    将砸5000亿币建六座先进封装

    近期在封装技术领域的投资动作引发了业界的广泛关注。据可靠消息,该公司正大力投资CoWoS
    的头像 发表于 03-19 09:29 501次阅读

    考虑引进CoWoS技术 筹划日本建先进封装产能

     今年年初,总裁魏哲家曾表示,公司计划在今年将CoWoS的产量翻倍,并在2025年继续扩大产能。日本已成为
    的头像 发表于 03-18 15:31 1095次阅读

    考虑引进CoWoS技术

    随着全球半导体市场的持续繁荣和技术的不断进步,作为全球领先的半导体制造企业,近日传出正在考虑在日本建立先进的封装产能。这一举措不仅可能改变日本半导体产业的格局,更可能标志着
    的头像 发表于 03-18 13:43 835次阅读