1 IDT82P芯片的功能特点及如何实现E1模块的接口设计-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

IDT82P芯片的功能特点及如何实现E1模块的接口设计

牵手一起梦 来源:电子产品世界 作者:赖万玖 2020-04-04 17:23 次阅读

引言

在TDM over IP 和V5 VoIP Gateway等PSTN(公共交换电话网)应用中都涉及E1的选型及其接口的设计,IDT82P芯片的软件可编程性能较好,vwin 接口较稳定,内部可提供多种时钟跟踪模式。同时芯片内部提供丰富信令功能,可提供CAS信令的提取,提取内容输出方式灵活。CPU通过Bus控制对E1模块进行配置以及实现各种告警的监控和管理。

IDT82P

IDT82PIDT公司提供的一款8路E1/T1/J1接入,比原来的4路可直接节约1片,从成本和空间上的节约都做到了,此芯片采用双电源3.3V和1.8V供电,功耗0.8W。另外不同于其他一些E1芯片的是它可用内部编程调节阻抗,以满足不同的线路阻抗接入。线路侧支持多种编码, AMI/B8ZS(T1/J1)AMI/HDB3(E1),接收侧灵敏度高,可达-36dB@772Hz和-43dB@1024Hz 。线路侧支持多种帧格式(Super Frame, Extended Super FrAME)。信令支持格式HDLC和SS7。丰富的告警和性能处理。系统侧可由线路侧经帧处理单独一路送出去,也可4路合成一路送出去。另外在系统侧,可专门提供信令通道。控制接口可支持SPI和Intel/Motorola 多种管理接口。

IDT82P主要接口分为四类:业务接口、MPI接口、时钟接口和调试接口(图1)。

IDT82P芯片的功能特点及如何实现E1模块的接口设计

图1 IDT82P2288功能

业务接口分为系统侧和线路侧。线路侧为模拟侧,和E1线路方向的信号对接;系统侧为数字侧,和TSI芯片的HW对接。从PSTN送来的E1/T1模拟信号进入芯片,经过增益调整后,由数据时钟恢复单元恢复出数据,并提取出来线路上的时钟信息后,解码送入成帧器中成帧。如果设置了接收弹存,则成帧后的数据被放入弹存中。接收弹存的大小可以由软件进行设置,最大容量为2帧,也可以将其关闭。在一过程中,抖动衰减模块消除了模拟线上的部分抖动。同时性能管理模块也会将产生的告警和其他统计信息上报到管理模块中的相应寄存器中。系统侧根据接收侧的帧同步信号以及相应寄存器所设置的TS0偏移位置,从弹存中取出数据,送到接收HW上。发送方向处理过程和接收过程类似。在线模式下,线路侧接收灵敏度E1/T1模式分别可达-43dB/-36dB;短线模式下可提供-10dB的灵敏度。线路侧可支持三种电平接口,通过软件编程设定。

IDT82P系统侧HW可以支持复用和非复用两种模式。复用模式将4条HW通过字节交错方式,合并到1条8.192MHW总线上。使用复用模式有利于减少板间连线。TS0的位置由系统侧帧同步信号以及接收发送TS0偏移寄存器共同确定。

芯片内部有性能管理模块,可监控信号丢失、帧失步、AIS等多种告警。各种告警门限可以通过软件设定。

IDT82P芯片的抖动特性可以满足ITU、ETSI等组织相关标准对相应数的要求。

每个E1通道配备3个HDLC控制器,可提供标准的HDLC成帧,也可提供SS7这类非标准信令的成帧。提取出来的信令内容放置在芯片内部的FIFO中,由CPU定时取出。

MPI接口是主控制器对IDT82P进行配置、管理、监控的通道,是一异步、慢速的总线。支持地址锁存以及非锁存两种寻址模式。可方便的和单片机、通用CPU对接。支持SPI和Intel或Motorala两种CPU类型,数据宽度可设为8位。

时钟接口包括线路时钟和本地时钟信号。IDT82P需要外部提供一个2.048M,32ppm以内的时钟,普通晶振即可满足要求。IDT82P可提供丰富的时钟应用模式,作为应用于接入网位置的模块,其线路侧发送端使用系统侧时钟,接收端使用线路恢复时钟。

IDT82P提供标准的JTAG口作为调试使用。提供本地环回、远端环回以及净荷环回三种环回模式。可提供任意时隙的PRBS测试码流插入。调试手段丰富。

基于IDT82P E1 接口设计

本模块选用TDI公司的IDT82P,该芯片每片支持8路E1/T1/J1接口。软件可编程性能较好,其他E1/T1/J1的类型转换可以只通过软件完成设定。E1接口模块使用2片IDT82P,实现16路E1的接入。设计电路如图2所示。

图2 E1接口模块

IDT82P线路侧和外部E1线缆通过专用变压器进行隔离。在变压器靠近线缆侧放置高压防雷保护管,作为一级防护;变压器靠近芯片端放置低压TVS管,作为二级防护。线路侧使用三进制编码,默认码型为HDB3,也可以通过软件设定为AMI码。

系统侧使用复用模式,不同E/T1通道的时隙通过字节交错的方式,复用成8.192Mbit/s HW。系统侧时钟和帧同步信号由FPGA根据系统时钟提供。

信令的HDLC成帧不使用IDT82P内部的HDLC控制器。信令的HDLC成帧以及进一步处理均由CPU完成。

IDT82P的MPI口通过相应配置引脚的上下拉电阻,配置成Motorola 模式,数据宽度为8位,地址线10根。 通过MPI接口,CPU可以对E1模块进行配置,以及各种告警的监控和管理。

2片IDT82P共恢复出来的16路线路接收时钟送到FPGA中,在FPGA中作进一步处理。

本模块采用单电源3.3V和1.8V供电。

JTAG口引到2×5的插座上,可供需要时使用。

测试结果

表1是我们在实际工程应用中所测得的E1传输抖动值。

经过高低温测试其抖动均满足G.823抖动要求,加之其高低温下24小时误码为0,其它指标也很好,实践证明它具有较好的性能和稳定性。

结语

本文主要分析了IDT82P的工作原理和其在VoIP中E1接口的应用实例,并且得出了相当理想的抖动测量值,且设计较易,成本不高。充分显示其实际应用价值。但是它也有不足之处,就是在进行T1模式设计时,需外加PLL电路,加之随着业务量的增加,对芯片通道数的要求也不断提高。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50711

    浏览量

    423104
  • 阻抗
    +关注

    关注

    17

    文章

    957

    浏览量

    45912
  • 软件
    +关注

    关注

    69

    文章

    4921

    浏览量

    87383
收藏 人收藏

    评论

    相关推荐

    E1接口音频编解码器(立体声/AES数字)

    AE400系列E1接口音频编解码器,是采用先进数字处理芯片,使用先进的FPGA、数字编解码转换和时钟恢复技术方法设计的。适用于广播节目源传输的设备。音频编码器是将输入的立体声音频信号或AES数字音频
    发表于 03-02 20:51

    仿真器E1

    。 3、E1硬件名称和功能(1) USB接口(2)调试接口:14pin,用于和目标板进行连接(3)ATC LED:表示
    发表于 12-31 17:35

    怎么判断一个产品有没有E1接口或者说E1接口是什么样的?

    怎么判断一个产品有没有E1接口或者说E1接口是什么样的?最近看到产品EMC设计中提到E1端口需要有滤波设计,但是不是很明白,我们的板子一般只
    发表于 04-23 11:36

    多路接口E1的协议转换设计

    E1协议转换的设计。通过三路接口E1协议转换的实现,验证多路接口同时与E1协议转换的可行性。
    发表于 06-10 05:00

    E1接口特点是什么?

    E1接口对接时,双方的E1不能有信号丢失/帧失步/复帧失步/滑码告警,但是双方在E1接口参数上必须完全一致,因为个别特性参数的不一致,不会在
    发表于 10-23 09:12

    E1成解帧器的设计

    本文详细介绍了E1 信号基本帧和复帧的结构,以及基本帧和复帧的同步算法,并对E1 接口的时钟恢复,码型转换实现做了具体介绍。同时对各种告警信号的产生做了详细阐述。采用VH
    发表于 01-20 11:45 24次下载

    基于FPGA的HDLC转E1传输控制器的实现

    摘要:本文介绍了一种用FPGA实现的HDLC转E1的协议控制器,能实现将速率为N×64Kbps(N=1~124)的HDLC数据分接至M路(M=1
    发表于 03-11 13:16 1498次阅读
    基于FPGA的HDLC转<b class='flag-5'>E1</b>传输控制器的<b class='flag-5'>实现</b>

    输入电压E1为负时的对数变换功能电路(对数放大器4127)

    输入电压E1为负时的对数变换功能电路(对数放大器4127) 如图所示为信号E1以电压形式输入,且E1为负时的输出对数变换功能电路。当输入
    发表于 05-15 22:36 1253次阅读
    输入电压<b class='flag-5'>E1</b>为负时的对数变换<b class='flag-5'>功能</b>电路(对数放大器4127)

    多路接口E1协议转换器设计

    本文提出了一种多路接口E1的协议转换设计方法,并具体介绍了时隙分配及调度、空时隙处理等技术难点。通过实现V.35,RS449,RS 232三路接口
    发表于 05-31 10:25 4048次阅读
    多路<b class='flag-5'>接口</b>与<b class='flag-5'>E1</b>协议转换器设计

    基于FPGA的以太网与E1协议转换器的实现

    介绍了采用Xilinx spartan2系列FPGA 芯片,配以异步SRAM ,完成了以太网数据流和E1数据流之间的相互转换,并给出了SRAM 接口模块和HDB3编码
    发表于 10-11 15:04 34次下载
    基于FPGA的以太网与<b class='flag-5'>E1</b>协议转换器的<b class='flag-5'>实现</b>

    ZAS2100 双线对E1接口用户手册V1.0

    ZAS2100 双线对E1接口用户手册V1.0
    发表于 12-23 01:54 0次下载

    关于在线调试工具E1特点介绍

    在线调试工具E1
    的头像 发表于 07-23 00:08 3810次阅读

    E1收发器芯片DS21Q59的原理及交换机中的应用

    DS21Q59是美国MAXIM公司出品的单片四路E1收发器芯片,是一种优化的高密度E1线路终端。它包含四个由线路接口单元(LIU)和成帧器组成的完全独立的收发器,具备了连接四条
    的头像 发表于 10-11 10:03 7964次阅读

    与小数T1E1接口

    本应用笔记提供了使用达拉斯半导体/Maxim通信产品T1/E1芯片收发器(SCT)和T1/E1成帧器的小数T
    的头像 发表于 01-10 14:09 1540次阅读
    与小数T<b class='flag-5'>1</b>和<b class='flag-5'>E1</b><b class='flag-5'>接口</b>

    典型的E1接口连接器和实现

    E1 标准是根据 ITU-T - 国际电信联盟电信标准化部门定义的规范或标准 G.703 定义的。ITU G.703标准规定了物理接口的各种物理参数。这些包括许多元素。
    的头像 发表于 01-11 16:59 2094次阅读
    典型的<b class='flag-5'>E1</b><b class='flag-5'>接口</b>连接器和<b class='flag-5'>实现</b>