1 带大家一起体验一下Vivado的ECO流程-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

带大家一起体验一下Vivado的ECO流程

FPGA之家 来源:赛灵思中文社区论坛 作者:Hong Han 2020-11-29 11:04 次阅读

有时我们需要在设计网表的基础上微调一下逻辑,这样可以无需修改代码,也无需重新做综合,在设计调试中可以节省时间同时维持其他逻辑无任何改动。

这里带大家一起体验一下Vivado 的ECO流程,以vivado自带的Example Design为例, 直接用TCL命令修改网表,在正常的寄存器路径之间加一级LUT。

1. 打开Vivado 界面

2. 打开Example Design "Wavegen":
File -> Project -> Open Example
选中Wavegen(HDL), 器件选择xcku035

3. 点击左侧Flow Navigator 窗口 Run Implementation 按钮, 完成综合实现.

4. 打开Implemented Design (点击左侧Flow Navigator 窗口 Open Implemented Design 按钮)

5. 选一条两个寄存器之间的路径
运行以下命令,选中打印出的路径,双击可以查看时序报告,F4 键可以打开这条路径的原理图

%report_timing -from [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg] -to [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg] -delay_type max -name test1

可以看到Data Path的布线延迟是0.504ns

路径的原理图

6. 把目的寄存器的D端从net上断下来

%disconnect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

在这里获取操作对象(net, Pin) 的方法: 在原理图中选中对象,然后查看走下角Property 窗口中的NAME 属性

Pin被从Net上断开后,会在原理图上显示n/c

7. 创建一个LUT1,并设置LUT的INIT property

%create_cell -reference LUT1clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 %set_property INIT 2'h1 [get_cells clkx_spd_i0/meta_harden_bus_new_i0/my_lut1]

可以看到这个新创建的LUT1所有端口(Pin)都是悬空的. 接下来的步骤要将这些pin连接到合适的net上.

8. 把LUT1的输入端口连接到之前断开的net上.

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/I0}

9. 创建一个新的net用来连接LUT1的输出pin和之前断下来的寄存器D pin

%create_net clkx_spd_i0/meta_harden_bus_new_i0/my_net

10. 连接LUT1的输出pin和之前断下来的寄存器D pin 到新创建的net上

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/my_net -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/O clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

11. 在Netlist窗口选窗口选中新建的LUT1,将其拖曳到Device中空着的slice LUT bel中

对应的命令:

place_cell clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 SLICE_X52Y83/B6LUT

12. 对新的LUT1两端的net进行布线

%route_design -nets [get_nets -of [get_pins clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/*]]

13.检查布线结果确保没有布线错误

%report_route_status

14.用步骤5的命令重新报一下时序

15. 生成bit文件

%write_bitstream test.bit

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ECO
    ECO
    +关注

    关注

    0

    文章

    52

    浏览量

    14885
  • 脚本
    +关注

    关注

    1

    文章

    389

    浏览量

    14858
  • Vivado
    +关注

    关注

    19

    文章

    812

    浏览量

    66470

原文标题:【干货分享】用ECO脚本的方式在网表中插入LUT1

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    什么是YOLO?RK3568+YOLOv5是如何实现物体识别的?一起来了解一下

    、产品简介TL3568-PlusTEB人工智能实验箱国产高性能处理器64位4核低功耗2.0GHz超高主频1T超高算力NPU兼容鸿蒙等国产操作系统二、实验目的1、了解YOLOv5模型的用途及流程;2
    的头像 发表于 12-19 19:04 52次阅读
    什么是YOLO?RK3568+YOLOv5是如何实现物体识别的?<b class='flag-5'>一起</b>来了解<b class='flag-5'>一下</b>!

    Vivado之实现布局布线流程介绍

    、前言 本文将介绍Vivado进行综合,以及布局布线的内部流程,熟悉该流程后结合Settings中对应的配置选项,对于时序收敛调试将更具有针对性。 二、Implementation(
    的头像 发表于 12-06 09:08 296次阅读
    <b class='flag-5'>Vivado</b>之实现布局布线<b class='flag-5'>流程</b>介绍

    DAC81416将多通道输出口连一起,输出不同电压,会发生什么?

    大家好,如果将DAC的多个输出通道连在一起,输出不同电压,会发生什么?
    发表于 11-20 07:36

    请问tas5731m PBTL模式,单声道输出(AB连一起,CD连一起)如何实现左右声道的混音输出?

    请问tas5731m PBTL模式,单声道输出(AB连一起,CD连一起)如何实现左右声道的混音输出 还有开发软件里能直接拉线么
    发表于 10-17 06:23

    有铅锡膏跟无铅锡膏可以一起用吗

    的锡膏丢掉就很浪费,如果下次贴片用的是另款锡膏,这样的话这两种锡膏能一起搅拌来用吗?下面深圳佳金源锡膏厂家为大家讲解一下:首先,我们了解
    的头像 发表于 10-14 15:36 279次阅读
    有铅锡膏跟无铅锡膏可以<b class='flag-5'>一起</b>用吗

    模拟地和电源地能接在一起

    模拟地和电源地是否能接在一起,取决于电子系统的具体要求和设计。在电子系统中,地(Ground)是个共同的参考点,用于构建电位参考平面。电源地是所有电源网络的参考点,用于确保电源的稳定性和系统的正常工作。模拟地则与模拟电路相关,用于提供参考电位。
    的头像 发表于 09-15 11:43 1123次阅读

    数字地跟模拟地能不能接一起

    ),它们分别对应数字电路和模拟电路的参考电位。在某些情况,设计者可能会考虑将数字地和模拟地连接在一起,但这种做法需要谨慎处理,因为不当的连接可能会导致电路性能下降,甚至损坏设备。 数字地与模拟地的概念 数字地 : 数字电路处理的是离散的信号,如二进制数据。
    的头像 发表于 09-06 10:36 578次阅读

    增量式编码器3大特点,工作模式,精度,输出脉冲信号 一起了解一下

    增量式编码器3大特点,工作模式,精度,输出脉冲信号...一起了解一下吗?在现代工业自动化和控制系统中,增量式编码器扮演着至关重要的角色。它可以将机械运动转化为电信号,为各类设备提供精确的位置和速度
    的头像 发表于 08-15 14:20 625次阅读
    增量式编码器3大特点,工作模式,精度,输出脉冲信号 <b class='flag-5'>一起</b>了解<b class='flag-5'>一下</b>吗

    绝对值编码器原理,特性,应用...一起了解一下

    绝对值编码器特性:绝对值编码器的最大特点就是其输出的位置值是绝对的,不受电源中断或系统重启的影响。这意味着旦确定了位置,无论何时重新上电或系统重新启动,编码器都能准确地报告当前位置,无需进行回零
    的头像 发表于 07-26 10:00 722次阅读
    绝对值编码器原理,特性,应用...<b class='flag-5'>一起</b>了解<b class='flag-5'>一下</b>呗

    PCBA加工打样流程详解,看这篇就够了

    PCBA打样。接下来带大家深入了解PCBA打样的详细流程,以帮助客户更好地理解整个生产过程。 PCBA打样流程解析 第步:客户订单 整个PCBA打样
    的头像 发表于 07-25 09:23 390次阅读

    请问idf.py build是否可以配置多个进程一起编译?

    请教一下 idf.py build 如何配置多个进程一起编译? 就像make -j4 谢谢!
    发表于 06-21 06:41

    数字地跟模拟地能不能接一起,数字地跟模拟地的区别

    数字地和模拟地在些情况可以接在一起,但在另外些情况需要分开处理。这主要取决于具体的应用场景和设计要求。
    的头像 发表于 06-10 16:31 2914次阅读

    使用FatFS和FreeRTOS一起工作时,发现运行段时间后,FATFS就会出现m_sync不成功的情况,为什么?

    程序流程是这样的:每1秒写7个字节,先m_write,再m_sync。 当使用FatFS和FreeRTOS一起工作时,发现运行段时间后,FATFS就会出现m_sync不成功的情况。 但不
    发表于 04-30 06:36

    六类网线可以和强电一起走吗

    六类网线理论上不建议和强电一起走。从布线规范的角度来看,弱电线路和强电线路通常不建议共用同桥架,以避免潜在的电磁干扰。然而,多年的施工经验表明,在某些情况,强电线和弱电网线可能一起
    的头像 发表于 04-19 09:55 5540次阅读

    #新开端、新起点,2024一起加油#

    ;2024一起加油\"则表达了大家共同努力,相互支持的决心和信念。 在2024年,无论你的目标是什么,都希望你能保持这种积极的心态,勇敢地面对挑战,不断地学习和进步。同时,也希望大家能够相互鼓励,共同前进,
    发表于 02-26 21:01