1 基于FPGA器件实现EPON测试仪的应用设计-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于FPGA器件实现EPON测试仪的应用设计

电子设计 来源:光通信研究 作者:符运生,陈雪,胡 2021-06-17 14:57 次阅读

作者:符运生,陈雪,胡骏,王晨凌,刘冬

基于以太网的无源光网络(EPON)是一种融合了以太网和无源光网络(PON)优点的接入网技术,具有容量大、成本低、对IP业务支持好、技术成熟和维护简单等优点,是未来实现FTTx的理想方案之一。目前EPON系统已在日本大规模应用,我国也有不少EPON系统投入商业应用。为使EPON能够低成本、大规模地成功应用,不仅要求不同厂商的EPON光线路终端(OLT)和光网络单元(ONU)设备能够互通,而且需要方便有效地在EPON网络开通前完成工程验收,以及在EPON网络运行过程中进行便捷的维护等。由于EPON点对多点的拓扑结构及其相应的上行时分多址接入(TDMA)方式,传统的网络测试设备都不能直接介入到EPON系统内部,只能通过EPON用户侧和网络侧接口进行相关测试,因此无法监测EPON内部运行状况,不能对会影响互通的EPON相关协议进行测试分析。为此我们设计开发了EPON测试仪,以帮助运营商进行EPON组网前的设备互通测试和组网后的工程验收和网络维护。

1、系统简介

EPON采用单纤双向通信方式,为了观测EPON的内部运行情况,我们在OLT与光分配网络(ODN)主干光纤之间接入X型光耦合器,分出部分上行和下行光信号至EPON测试仪,以实现对上下行链路的监视,如图1所示。

图1EPON测试仪介入被测网络的方式

EPON测试仪由硬件平台和配套的软件控制台两大部分组成,其中硬件平台负责EPON协议帧和相关数据的采集处理以及与软件控制台的通信,软件控制台负责EPON相关协议分析、提供用户界面和对硬件平台的配置管理等。本文着重阐述EPON测试仪硬件平台的设计与实现。

2、硬件平台功能需求分析

EPON测试仪主要关注影响EPON互通和运维的EPON调和(RS)子层、多点MAC控制(MPCP)子层和运行管理维护(OAM)子层。其中RS子层定义了EPON的前导码格式,它在原以太网前导码的基础上引入了逻辑链路标识(LLID)区分OLT与各个ONU的逻辑连接,并增加了对前导码的8位循环冗余校验(CRC8);MPCP子层负责ONU到OLT的注册、上行方向TDMA机制的运行等;OAM子层则负责有关EPON网络运维的功能。EPON参考模型如图2所示。

图2EPON参考模型

EPON测试仪的主要功能有两个:帮助发现影响互通的原因和方便EPON网络的管理维护。前一个功能主要是指它可以帮助分析ONU的注册过程是否符合标准、注册成功后上层OAM消息的交互和业务的互通是否存在问题等;后一个功能主要是指它可为网络维护人员提供在线ONU的基本信息和链路参数的统计数据,以方便运营者对网络的管理和故障定位。

根据EPON测试仪的功能要求和我们对EPON测试仪硬件平台和软件控制台的功能分割,确定EPON测试仪硬件平台功能需求如下:

(1)提取ONU注册过程所涉及的帧。

(2)按配置的过滤条件采集非注册过程MPCP帧和OAM帧。针对EPON的特点,过滤条件可为LLID、帧的前64字节内用户自定义的6字节长关键字,或二者的“与/或”组合。考虑到协议帧流量、送往软件控制台前的封装开销、与控制台接口的速率限制和实现复杂度等因素,支持最多64个LLID过滤条件,和两组用户自定义关键字,关键字支持精确到比特的掩码配置。

(3)对采集到的EPON协议帧(MPCP/OAM帧)打上本地时钟标签,并标明是来自EPON上行还是下行链路。

(4)EPON前导码校验的差错率统计,支持统计使能和统计数据上报周期的配置。

(5)基于最多256个LLID,对前导码正确的EPON帧的业务流量和帧校验序列(FCS)校验结果进行统计,支持统计使能和统计数据上报周期的配置。

(6)采集到的EPON协议帧和统计信息被封装到以太网帧后通过百兆以太网接口送软件控制台分析。

(7)硬件平台的配置内容由软件控制台通过百兆接口下达,配置内容包括EPON协议帧的过滤条件、链路统计项的使能和上报周期、EPON协议帧和统计信息被封装到以太网帧时的源地址/目的地址/类型(DA/SA/type)字段等,硬件平台应支持向软件控制台返回配置确认帧。

3、硬件平台的设计实现

3.1硬件总体结构

EPON测试仪硬件平台的组成如图3所示:

图3EPON测试仪硬件平台框图

光接收模块采用符合IEEE 802.3ah规范中1000Base-PX光接口要求的EPON光收发模块,但只使用光接收部分。千兆以太网收发器芯片则采用商用芯片,它完成比特同步和串/并变换功能,然后将并行数据通过10比特接口(TBI)输出给EPON测试仪核心功能现场可编程门阵列(FPGA)来处理。

核心功能FPGA完成底层硬件平台的核心处理功能,包括EPON协议帧的采集、EPON链路参数统计和用户配置等,综合考虑这些功能对FPGA的资源需求、可扩展性和低成本要求,我们选择的是Altera公司的stratix系列芯片。

百兆物理层(PHY)芯片采用的是VT6108S,它实现核心功能FPGA与软件控制台的接口功能。由于核心功能FPGA采集数据的峰值速率可达千兆速率,而输出给控制台时仅为百兆速率,故使用一个外部静态存储器(SRAM)实现输出数据的缓存。

3.2核心功能的FPGA设计

3.2.1EPON协议帧的采集

图4是上/下行协议帧采集框图。千兆收发器芯片通过TBI接口将EPON上/下行链路的数据送给核心功能FPGA,FPGA以异步先入先出(FIFO)方式将接收到的数据同步到FPGA内部的125 MHz时钟,然后进行8B/10B解码,转换为千兆比特媒质无关接口(GMII)格式的数据并恢复出各帧。

图4上/下行协议帧采集框图

经过EPON前导码校验和FCS校验后,错误的帧将被丢弃。由于MPCP帧的type域为0x8808,OAM帧的type域为Ox8809,帧分类模块据此筛选出MPCP/OAM帧送过滤模块。

过滤模块包括一个注册过程提取模块和一个用户自定义过滤模块。注册过程提取模块能够根据LLID和帧内type/opcode字段筛选出所有的注册过程帧,其余的帧送用户自定义过滤模块。用户自定义过滤模块支持按LLID过滤,或按用户自定义帧内字段过滤,或按两种过滤条件的“与/或”组合过滤,具体参数见硬件平台功能需求分析。

由于硬件平台与软件控制台的接口为百兆以太网口,故采集到的EPON协议帧(含EPON前导码)需要先封装到以太网帧再输出给软件控制台,封装时应尽量反映EPON协议帧的原始信息,如采集时间、来自EPON上行方向还是下行方向等,这些分别在timestamp域和flag域中标识,另外考虑到EPON帧封装到以太网帧后的长度可能会超过以太网的最大传输单元(MTU),长度大于1 490字节的EPON协议帧将被分为2段封装,有关分段的信息也包含在flag域。封装格式见图5。其中在subtype域标明以太网帧的净荷部分为EPON协议帧。

图5EPON协议帧的封装

3.2.2EPON链路参数统计

我们对反映EPON链路性能最为关键的3类信息:EPON前导码CRC8校验的差错率、各LLID对应帧的FCS校验差错率和各LLID对应的业务流量信息,进行了统计上报。

基于用户对几类统计数据的关注程度不同,底层支持对各类统计的使能和上报周期控制,在上报周期到达时刻,统计信息将被打包输出。为了在数据输出时仍能进行统计,我们使用了两套统计模块,当一套需要输出统计信息时,则切换到另一套进行参数统计。

在EPON中,OAM消息均以TLV(Type Length Value)的格式承载,然后再被封装到OAM帧中的data域,这种格式使得OAM消息具有很好的扩展性。在此我们借鉴了EPON OAM帧的封装方式,统计数据将先被封装到一个TLV中,在TLV头部的type字段标明该TLV承载了哪类统计信息,通过length域标明该TLV的长度。在将TLV封装到以太网帧时,仍使用了subtype字段来标识该以太网帧的净荷部分为统计信息,flag域预留,封装格式见图6。

图6统计信息的封装格式

3.2.3配置解析

来自软件控制台的各种配置消息由配置解析模块处理后,被送往相应模块。用户可配内容包括EPON协议帧的过滤条件、各链路统计项的使能和上报周期以及数据封装到以太网帧时的DA/SA/type字段等。

考虑到与软件控制台的通信线路可靠性,当配置解析模块收到一个没有误码的配置消息后,它将产生一个包含该配置消息号和配置生效时间的确认帧告知控制台,格式与统计帧类似。

3.2.4输出控制

它将采集到的上下行EPON协议帧、统计信息帧和配置确认帧等几路数据调度到外部的SRAM,然后控制它们输出到百兆口,这通过对外部SRAM的读写来实现。

外部存储器我们采用的是pipelined类型的零总线变换(ZBT)SRAM,其读写操作的切换不需要任何等待周期,因而总线利用率可达100%。SRAM的数据接口位宽为36 bit,而待写入SRAM的各路数据位宽为9 bit(8 bit数据+1 bit帧包络信息),这样各路数据每4个时钟分别往SRAM写一次36 bit位宽数据即可实现线速存储。为此将SRAM划分为3个独立的存储区,并将读写时隙分配如下:第1个时钟周期可往SRAM的存储1区写EPON上行协议帧,第2个时钟周期可往SRAM的存储2区写EPON下行协议帧,第3个时钟周期可往SRAM的存储3区写统计信息帧和配置确认帧,第4个时钟周期可从SRAM读出数据,从某一块存储区读出完整一帧后即切换到读另一块存储区。

3.3测试结果

我们在北京格林威尔科技发展有限公司的EPON系统上进行了实际测试。所研发的EPON测试仪能够提取ONU注册过程中涉及到的所有帧;当收到控制台配置的过滤条件时,它将向控制台返回一个确认消息,然后按照配置的过滤条件提取特定MPCP/OAM帧;可对几类链路参数中的某一类或全部进行统计,并可独立配置各类统计数据的上报周期;所有送往控制台的数据均按设定格式封装到以太网帧。此外我们还对EPON测试仪硬件平台支持的参数进行了测试,测试结果表明,各项功能和性能指标均与设计要求相符。

4、结束语

本文说明了研究开发EPON测试仪的意义,简要描述了其功能结构,并着重阐述了其硬件平台的FPGA设计与实现。EPON测试仪可以有效地帮助网络运营商进行设备互通测试、工程验收和网络运维等。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1629

    文章

    21729

    浏览量

    602955
  • 以太网
    +关注

    关注

    40

    文章

    5419

    浏览量

    171588
收藏 人收藏

    评论

    相关推荐

    液晶电视屏幕测试仪是如何实现

    有没有人知道液晶电视屏幕测试仪是怎么实现的?是用fpga做的还是其他专用芯片,求解答
    发表于 01-22 11:45

    求大神分享一种高速突发模式误码测试仪FPGA实现方案

    求大神分享一种高速突发模式误码测试仪FPGA实现方案
    发表于 04-29 06:58

    基于FPGA的RS485接口误码测试仪的设计怎么实现

    本文即介绍了一种基于FPGA的RS485接口误码测试仪的设计和实现。该设计具有系统简单、功能可靠、接口独特等特点,并且增加了传统误码测试仪所没有的测量系统传输延时的功能。
    发表于 05-06 06:53

    求一种基于FPGA的误码率测试仪的方案

    本文提出了一种基于FPGA的误码率测试仪的方案,使用一片Altera公司的Cyclone系列的FPGA(EP1C6-144T)及相关的外围电路,实现误码
    发表于 05-08 06:13

    如何去实现EPON测试仪硬件平台的设计?

    开发EPON测试仪有什么意义?EPON测试仪的功能结构是怎样构成的?如何去实现EPON
    发表于 05-27 06:36

    基于电路板维修测试仪软件系统的实现

    本文介绍了基于测试仪在Windows 98 下实现电路板维修测试仪软件系统的原理、方法和技术。我们着重介绍了器件功能表的逻辑编程、测试逻辑和
    发表于 08-03 11:40 39次下载

    基于USB接口的通用测试仪的设计与实现

    基于USB接口的通用测试仪的设计与实现 随着片上系统(SoC,System on Chip)时代的到来,包括复杂可编程逻辑器件(CPLD,Complex ProgrammableLogic Devi(e)和现场
    发表于 11-12 10:18 1132次阅读
    基于USB接口的通用<b class='flag-5'>测试仪</b>的设计与<b class='flag-5'>实现</b>

    基于FPGA的智能误码测试仪

    基于FPGA的智能误码测试仪  实际工作中,常常需要误码测试多种信道。但是目前市面上所销售的误码大多只能
    发表于 12-19 17:45 1178次阅读
    基于<b class='flag-5'>FPGA</b>的智能误码<b class='flag-5'>测试仪</b>

    基于FPGA的新型误码测试仪的设计与实现

    基于FPGA的新型误码测试仪的设计与实现 本文设计实现了一种用于测量基带传输信道的误码,阐述了主要模块的工作原理,提出了一种新的积分鉴相
    发表于 02-09 10:42 957次阅读
    基于<b class='flag-5'>FPGA</b>的新型误码<b class='flag-5'>测试仪</b>的设计与<b class='flag-5'>实现</b>

    基于FPGA的高速误码测试仪的设计

    误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于FPGA的高速误码测试仪,采用
    发表于 05-06 16:03 42次下载
    基于<b class='flag-5'>FPGA</b>的高速误码<b class='flag-5'>测试仪</b>的设计

    数字电容测试仪实现方案

    本次课程设计的内容是独立完成一个数字电容测试仪的设计,采用EWB电路仿真设计软件完成数字电容测试仪电路的设计及仿真调试,在微机上仿真实现数字电容测试仪的设计。
    发表于 09-27 17:07 98次下载
    数字电容<b class='flag-5'>测试仪</b><b class='flag-5'>实现</b>方案

    耐压测试仪原理_耐压测试仪结构组成

    本文首先介绍了耐压测试仪原理,其次阐述了耐压测试仪结构组成,最后阐述了耐压测试仪测试时间。
    发表于 12-19 10:23 7700次阅读

    基于DDS和FPGA器件实现频率特性测试仪的设计

    在电路测试中。常常需要测试频率特性。电路的频率特性体现了放大器的放大性能与输入信号频率之间的关系。频率特性测试仪是显示被测电路幅频、相频特性曲线的测量仪器。在此,采用集成的直接数字合成器(DDS)AD985l,现场可编程门阵列(
    发表于 08-05 15:01 1351次阅读
    基于DDS和<b class='flag-5'>FPGA</b><b class='flag-5'>器件</b><b class='flag-5'>实现</b>频率特性<b class='flag-5'>测试仪</b>的设计

    基于51内核和FPGA器件实现便携式幅频特性测试仪的应用方案

    测试仪的研制主要有三种技术途径:(1)采用单片机作为主控芯片,通过软件编程方式实现部分硬件功能,这种方案可以有效降低系统的复杂度,但在实时性上不尽人意。
    的头像 发表于 08-28 09:51 2838次阅读
    基于51内核和<b class='flag-5'>FPGA</b><b class='flag-5'>器件</b><b class='flag-5'>实现</b>便携式幅频特性<b class='flag-5'>测试仪</b>的应用方案

    韧性测试仪详解

    韧性测试仪的研发制造也是需要根据标准要求来的,不同类型的针检验其韧性性能的原理会有所不同,因此韧性测试仪只是注射针韧性测试仪、缝合针韧性测试仪、麻醉针韧性
    的头像 发表于 04-09 10:15 1535次阅读
    韧性<b class='flag-5'>测试仪</b>详解