易灵思Trion FPGA的配置模块主要由CBUS[2:0]、SS_N和TEST_N几个信号控制。FPGA进入用户模式前不要对这几个信号进行翻转。
目前易灵思的Programmer工具只支持PS x1模式,x2及更高位宽需要通过外部微处理器,如MCU来操作。
为了保证配置成功,微处理器在发送完最一个配置数据之后,在Trion最好再连续发送100个时钟。实际上也确实有客户因为没有拉时钟而启动不了的情况。
目前测试PS x4模式。时钟为30MHz,tCRESET_N拉低790ns,tDMIN为2us,数据配置完成后又继续发送时钟100个以上。可以启动。用时104ms
另外要提下数据顺序问题,实际在发送过程是依次发送的。
整体配置过程波形如下,SS_N有时会有很多毛刺,时钟之间也会有一些持续拉高的地址,但都不影响。
审核编辑:gt
-
FPGA
+关注
关注
1628文章
21728浏览量
602949 -
易灵思
+关注
关注
5文章
46浏览量
4862
原文标题:易灵思FPGA PS配置模式
文章出处:【微信号:gh_ea2445df5d2a,微信公众号:FPGA及视频处理】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
评论