1 详解提升MOS管驱动电路抗干扰性能的方法-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

详解提升MOS管驱动电路抗干扰性能的方法

硬件那点事儿 来源:硬件那点事儿 作者:硬件那点事儿 2022-04-10 10:49 次阅读

一.前言

不管什么电路,抗干扰能力都是它的一个重要指标,对于MOS管驱动电路更是如此。因为MOS管不是工作在一个理想的没有任何电磁干扰的环境,在一些电磁环境恶劣的条件下,如果我们的驱动电路设计的不尽合理,可能会出现MOS管误打开或者非受控关断,轻则影响性能,重则会对用户造成伤害。对于MOS管驱动电路而言,这种情况的发生一般是由于gate-source寄生米勒电容的非正常充放电导致的,而影响因素主要是gate极等效串联电阻,寄生电感,寄生电容等因素,所以我们主要针对这三方面进行针对性电路设计来提升电路的抗干扰能力。

二.提升抗干扰的针对措施

1.栅极串联电阻降低源极寄生电感导致的振荡

我们在实际调试MOS管驱动电路时,如果大家用示波器测一下MOS管gate极的波形,就会发现MOS管每次打开时,其栅极波形会出现类似于正弦波的阻尼振荡,这不仅使得MOS开关不稳定,降低其抗干扰能力,也会增大开关损耗,那么为什么会出现?如何解决呢?

Controlling switch-node ringing in synchronous buck convertersMOS开/关振荡

实际的MOS模型大家可以参考下图,理想的MOS没有Rgt,Lgt,以及Cgs等,但是现实的MOS这些都有,此时你会发现,Rgt+Lgt+Cgs那不就成了典型的RLC振荡电路么,没错就是这样,所以当我们给高电平想开启MOS的时候,就会出现振铃波,同样我们给低电平想关闭MOS时也是一样,都是电容电感的充放电在作妖。

MOSFET's parasitic elements. | Download Scientific Diagram

理解了原因,那么如何解决这一问题呢?解决问题的关键就是Rgt电阻,因为对于RLC振荡电路而言,Rgt是耗能器件,每一次振荡,它都会消耗能量,从而减弱下一次的振荡幅值,这也是实际的波形峰值越来越低的原因,当然Rgt是MOS内部的寄生电阻,其阻值很小,所以我们一般需要外部在串联一个电阻,串联电阻的阻值计算公式如下,其中Rdv是外部PCB网络走线寄生电阻,电阻大了能缓解电压过冲的问题,但是也不是越大越好,因为太大了又会导致MOS开启速度过慢,所以需要综合考虑。

pYYBAGJRnUKAe7RXAAAaq-QIZr8794.png

2.栅源并联电阻提升抗dv/dt干扰能力

当dv/dt过大时,可以会使得MOS误打开,这是由于流过Cgd电容的电流在G极形成正压,从而引起MOS误打开,通常通过在器件的栅极和源极端子间加入一个电阻器来提供保护,电阻的计算公式参考下面,根据公式可以看出来,要想计算我们需要多大的并联电阻,还需要清楚我们的电路最差的dv/dt是多少,这个就需要实际测试了。

dtLlMlT  其 中  VTH 一 0 ℃ 07 以 TJ 一 25 )  是 25 ℃ 时 的 栅 极 國 值  刁 ℃ 07 是 V , “ 的 温 渡 系 數  是 内 部 栅 极 网 状 电 阻 , C 。 。 是 栅 漏 极 电 容 器 。  ( 21 )pYYBAGJRojaAJ_yhAAFR7B5tuVo117.png

三.总结

今天我们主要讲解了提升MOS管驱动电路抗干扰能力的方法以及计算方式,欢迎关注,有疑问可以留言哦。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOS
    MOS
    +关注

    关注

    32

    文章

    1269

    浏览量

    93675
  • 电磁干扰
    +关注

    关注

    36

    文章

    2312

    浏览量

    105391
  • 抗干扰
    +关注

    关注

    4

    文章

    316

    浏览量

    34572
  • 驱动电路
    +关注

    关注

    153

    文章

    1529

    浏览量

    108488
收藏 人收藏

    评论

    相关推荐

    OPA1622易受机内WIFI干扰,如何提升抗干扰性

    我把1622输入端串1k对地,仍然受WIFI干扰,WIFI关闭后一切正常,请问如何提升抗干扰性。 发现加屏蔽没有什么用,因为是耳机线与OPA1622为一个天线,通过负反馈到1622输入端放大的,如果输出接高阻则没有问题。
    发表于 10-25 07:58

    解决数字电路抗干扰方法

    干扰。 大功率 器件尽可能放在电路板边缘。(7)在单片机I/O口,电源线,电路板连接线等关键地方使用抗干扰元件 如磁珠、磁环、电源滤波器,屏蔽罩,可显著提高
    发表于 02-12 10:10

    幅相误差对卫星导航抗干扰性能影响

    本帖最后由 eehome 于 2013-1-5 10:04 编辑 幅相误差对卫星导航抗干扰性能影响
    发表于 08-06 11:55

    提高敏感器件的抗干扰性能 的常用措施

    抗干扰3(部分) 3 提高敏感器件的抗干扰性能提高敏感器件的抗干扰性能是指从敏感器件这边考虑尽量减少对干扰噪声 的拾取,以及从不正常状态尽快恢复的
    发表于 05-07 14:26

    如何提高敏感器件的抗干扰性能

    元器件的合理布局提高敏感器件的抗干扰性能
    发表于 02-19 07:05

    形成干扰的基本要素,提高敏感器件抗干扰性能的常用措施有哪些?

    形成干扰的基本要素抑制干扰源的常用措施提高敏感器件抗干扰性能的常用措施
    发表于 03-17 06:15

    形成干扰的基本要素有哪些?如何提高敏感器件的抗干扰性能

    形成干扰的基本要素有哪些抑制干扰源的常用措施切断干扰传播路径的常用措施如何提高敏感器件的抗干扰性能
    发表于 04-06 09:12

    【技术精选】嵌入式STM32原创征文活动精选文章

    控制的MOS开关电路讲解MOS驱动电压是否越高越好详解
    发表于 07-27 18:26

    具有抗干扰性能的声光控制器电路

    具有抗干扰性能的声光控制器电路
    发表于 06-12 10:53 759次阅读
    具有<b class='flag-5'>抗干扰性能</b>的声光控制器<b class='flag-5'>电路</b>图

    超宽带通信抗干扰性能分析

    超宽带通信抗干扰性能分析,有需要的下来看看
    发表于 02-07 12:45 5次下载

    怎么样才能提高敏感器件的抗干扰性能

    提高敏感器件的抗干扰性能是指从敏感器件这边考虑尽量减少对干扰噪声 的拾取,以及从不正常状态尽快恢复的方法。 提高敏感器件抗干扰性能的常用措施如下:
    的头像 发表于 05-05 15:32 2883次阅读

    如何实现PCB电路抗干扰性的设计

    PCB电路抗干扰在电子系统设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性 的要求,避免在设计完成后再去进行抗干扰的补救措施。形成干扰
    发表于 08-04 18:53 2次下载
    如何实现PCB<b class='flag-5'>电路</b><b class='flag-5'>抗干扰性</b>的设计

    数字信号和光信号的抗干扰性详解

    数字信号和光信号的抗干扰性详解 数字信号和光信号是现代通信技术的两大核心。数字信号是通过数字电路传输的二进制信号,而光信号则是通过光纤传输的脉冲光信号。这两种信号在实际应用中具有不同的抗干扰性
    的头像 发表于 09-07 14:51 2768次阅读

    A-D量化位数对抗干扰性能影响

    德赢Vwin官网 网站提供《A-D量化位数对抗干扰性能影响.pdf》资料免费下载
    发表于 10-23 11:34 0次下载
    A-D量化位数对<b class='flag-5'>抗干扰性能</b>影响

    如何提高 SG-8200CG 可编程晶振的抗干扰性能?

    提高爱普生SG-8200CG可编程晶振的抗干扰性能,主要涉及优化晶振的设计、使用环境和应用策略。以下是一些常见的提高抗干扰性能方法:1.优化电源设计电源噪声是晶振受干扰的重要来源之一
    的头像 发表于 11-19 16:50 160次阅读
    如何提高 SG-8200CG 可编程晶振的<b class='flag-5'>抗干扰性能</b>?