1 抑制信号反射等电路设计技巧-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

抑制信号反射等电路设计技巧

STM32嵌入式开发 来源:单片机与嵌入式 作者:单片机与嵌入式 2022-07-07 17:28 次阅读

信号反射现象

信号传输过程中感受到阻抗的变化,就会发生信号的反射。这个信号可能是驱动端发出的信号,也可能是远端反射回来的反射信号。根据反射系数的公式,当信号感受到阻抗变小,就会发生负反射,反射的负电压会使信号产生下冲。信号在驱动端和远端负载之间多次反射,其结果就是信号振铃。大多数芯片的输出阻抗都很低,如果输出阻抗小于PCB走线的特性阻抗,那么在没有源端端接的情况下,必然产生信号振铃。

什么是过冲(overshoot):过冲就是第一个峰值或谷值超过设定电压——对于上升沿是指最高电压而对于下降沿是指最低电压。

什么是下冲(undershoot):下冲是指下一个谷值或峰值。过分的过冲能够引起保护二极管工作,导致过早地失效。过分的下冲能够引起假的时钟或数据错误(误作)。

022fff9e-fdd5-11ec-ba43-dac502259ad0.png

过冲非常相关的是振铃,它紧随过冲发生,信号会跌落到低于稳态值,然后可能会反弹到高于稳态,这个过程可能持续一段时间,直到稳定接近于稳态。振铃持续的时间也叫做安定时间。振荡(ringing)和环绕振荡(rounding)的现象是反复出现过冲和下冲。

0249e508-fdd5-11ec-ba43-dac502259ad0.jpg

抑制信号反射等电路设计技巧

如果时钟信号链路比较长,为了解决信号反射问题,会在时钟输出信号上串接一个比如22或者33欧姆的小电阻。相关文章推荐:认识传输线的三个特性,特性阻抗、反射、阻抗匹配。

025d8c7a-fdd5-11ec-ba43-dac502259ad0.png

而且随着电阻的加大,振铃会消失,然而信号上升沿不再那么陡峭了,串联电阻是为了减小反射波,避免反射波叠加引起过冲。

这个解决方法叫阻抗匹配,阻抗在信号完整性问题中占据着极其重要的地位。

026addda-fdd5-11ec-ba43-dac502259ad0.png

原文标题:信号反射问题与相关电路设计技巧

文章出处:【微信公众号:STM32嵌入式开发】欢迎添加关注!文章转载请注明出处。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 串联电阻
    +关注

    关注

    1

    文章

    191

    浏览量

    14784
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23080

    浏览量

    397494
  • 电路设计
    +关注

    关注

    6673

    文章

    2451

    浏览量

    204154

原文标题:信号反射问题与相关电路设计技巧

文章出处:【微信号:c-stm32,微信公众号:STM32嵌入式开发】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    信号反射问题与相关电路设计技巧

    信号传输过程中感受到阻抗的变化,就会发生信号反射。这个信号可能是驱动端发出的信号,也可能是远端反射
    的头像 发表于 04-17 10:24 1797次阅读

    详细分析信号反射产生的机理和现象

    高速数字信号反射是影响现代数字电路设计的重要因素之一 严重的反射将破坏信号完整性,并引起过冲现象,从而出现错误的数字逻辑和毁坏器件。
    的头像 发表于 09-25 15:10 3.5w次阅读
    详细分析<b class='flag-5'>信号</b><b class='flag-5'>反射</b>产生的机理和现象

    基于 XD08M3232 接近感应单片机的背景抑制光电开关设计与应用

    核心原理是利用 XD08M3232 单片机对反射信号进行处理。通过特殊的算法和电路设计,能够区分目标物体反射光与背景反射光的差异。一般来说
    发表于 12-16 18:56

    高速电路设计反射和串扰的形成原因是什么

    高速PCB设计中的信号完整性概念以及破坏信号完整性的原因高速电路设计反射和串扰的形成原因
    发表于 04-27 06:57

    在设计PCB的时候如何抑制反射干扰?

      在设计PCB的时候如何抑制反射干扰?  为了抑制出现在印制线条终端的反射干扰,除了特殊的需要之外,应该尽可能的缩短印制线的长度以及采用慢速电路
    发表于 04-10 15:09

    基于OrCAD/PSpice的信号产生电路设计

    基于OrCAD/PSpice的信号产生电路设计 信号产生电路的作用是产生具有一定频率和幅度的正弦波、矩形波和锯齿波波形。
    发表于 09-16 18:02 1564次阅读

    数字电路设计信号完整性问题探讨

    文章介绍了数字电路设计中的信号完整性问题, 探讨了振铃、边沿畸变、反射、地弹、串扰和抖动各种信号完整性问题的成因和
    发表于 09-07 16:14 104次下载
    数字<b class='flag-5'>电路设计</b>的<b class='flag-5'>信号</b>完整性问题探讨

    高速电路信号完整性分析与设计|—高速信号反射分析

    高速数字信号反射是影响现代数字电路设计的重要因素之一,严重的反射将破坏信号的完整性,并引起过冲现象,从而出现错误的数字逻辑和毁坏器件。本章
    发表于 05-25 16:41 5199次阅读

    详细剖析雷击浪涌抑制电路设计基本功

    雷击浪涌抑制电路设计基本功
    的头像 发表于 02-02 11:45 1.5w次阅读

    差分放大电路:共模抑制

    共模抑制指的是对相同信号抑制。在差分放大电路中得到充分的应用。在电路设计中为滤除干扰信号同时使
    的头像 发表于 05-29 09:20 9769次阅读
    差分放大<b class='flag-5'>电路</b>:共模<b class='flag-5'>抑制</b>

    高速数字电路设计中的信号反射抑制综述

    主要研究了高速数字电路设计信号反射抑制方法。理论上分析了信号反射产生的原因及其对
    发表于 08-12 17:14 15次下载

    信号反射问题与相关电路设计相关技巧分享

    信号反射现象 信号传输过程中感受到阻抗的变化,就会发生信号反射。这个信号可能是驱动端发出的
    的头像 发表于 11-09 09:57 2866次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>反射</b>问题与相关<b class='flag-5'>电路设计</b>相关技巧分享

    抑制信号反射电路设计技巧

    信号传输过程中感受到阻抗的变化,就会发生信号反射。这个信号可能是驱动端发出的信号,也可能是远端反射
    的头像 发表于 08-08 15:22 1335次阅读

    输入冲击电流抑制电路设计

    输入冲击电流抑制电路设计
    的头像 发表于 11-23 18:10 871次阅读
    输入冲击电流<b class='flag-5'>抑制</b><b class='flag-5'>电路设计</b>

    如何抑制或削弱反射波干扰

    在深入探讨信号传输的精密世界时,我们时常面临一个棘手的挑战——如何有效抑制或削弱反射波干扰,以确保信号的纯净与稳定。反射波干扰,作为
    的头像 发表于 09-13 11:27 477次阅读
    如何<b class='flag-5'>抑制</b>或削弱<b class='flag-5'>反射</b>波干扰