0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

解决串扰的设计方法

lhl545545 来源:电子汇 作者:电子汇 2022-09-28 09:41 次阅读

射频电路研究学习的过程中,相信大家都遇到过在电路中信号频率的变高、边沿变陡、电路板的尺寸变小、布线的密度变大等问题,这些几乎是不可避免的问题。

这种影响信号完整性的问题叫做串扰,在电路计中普遍存在,有可能出现在芯片PCB板、连接器芯片封装和连接器电缆等器件上。如果串扰超过一定的限度就会引起电路的误触发,导致系统无法正常工作。

因此了解串扰问 题产生的机理并掌握解决串扰的设计方法,对于工程师来说是相当重要的,如果处理不好可能会严重影响整个电路的效果。

A、什么是串扰

串扰是两条信号线之间的耦合、信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。

串扰是信号完整性中最基本的现象之一,在板上走线密度很高时串扰的影响尤其严重。我们知道,线性无缘系统满足叠加定理,如果受害线上有信号的传输,串扰引起的噪声会叠加在受害线上的信号,从而使其信号产生畸变。

04465f0e-3beb-11ed-9e49-dac502259ad0.png

B、串扰是怎么引起的?

串扰是由电磁耦合引起的,耦合分为容性耦合和感性耦合两种。

047e4bda-3beb-11ed-9e49-dac502259ad0.png

串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生不期望的电压噪声。

容性耦合是由于干扰源(Aggressor)上的电压变化在被干扰对象(Victim)上引起感应电流从而导致的电磁干扰;而感性耦合则是由于干扰源上的电流变化产生的磁场在被干扰对象上引起感应电压从而导致的电磁干扰。

因此,信号通过一导体时会在相邻的导体上引起两类不同的噪声信号:容性耦合信号感性耦合信号

感性耦合:

04a29e40-3beb-11ed-9e49-dac502259ad0.png

容性耦合:

04b2914c-3beb-11ed-9e49-dac502259ad0.png

04c29c86-3beb-11ed-9e49-dac502259ad0.png

C、降低串扰有哪些方法?

当两个网络靠近时,一个网络的电流变化会引起另外一个网络的电流变化,即产生串扰。也就是两个网络之间的电磁场耦合产生。串扰只在上升、下降沿电流变化时产生。

降低串扰的方法有:

1、选择慢变化边沿信号的器件。

2、选择输出摆幅和电流小的器件。

3、为了减少PCB上的线间耦合,可以采取:

(1)加大电源地层与信号层间距;

(2)提高相邻信号层间距;

(3)减少并行走线长度;

(4)增加线间距抑制;

(5)地线隔离

(6)在受害线上采用匹配技术;

(7)关键信号线走STRIPLINE。

带状线:走在内层(stripline/double stripline),埋在PCB内部的带状走线,

如下图所示:

04eb653a-3beb-11ed-9e49-dac502259ad0.png

蓝色部分是导体,绿色部分是PCB的绝缘电介质,stripline是嵌在两层导体之间的带状导线。

因为stripline是嵌在两层导体之间,所以它的电场分布都在两个包它的导体(平面)之间,不会辐射出去能量,也不会受到外部的辐射干扰。但是由于它的周围全是电介质(介电常数比1大),所以信号在stripline 中的传输速度比在microstrip line中慢!

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4281

    文章

    22708

    浏览量

    392202
  • 射频电路
    +关注

    关注

    34

    文章

    419

    浏览量

    43001
  • 电磁耦合
    +关注

    关注

    2

    文章

    30

    浏览量

    13181
  • 串扰
    +关注

    关注

    4

    文章

    184

    浏览量

    26865

原文标题:了解信号的串扰

文章出处:【微信号:电子汇,微信公众号:电子汇】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速数字电路设计问题产生的机理原因

    在电子产品的设计中普遍存在,通过以上的分析与仿真,了解了 的特性,总结出以下减少
    发表于06-13 10:41 1327次阅读
    高速数字电路设计<b class='flag-5'>串</b><b class='flag-5'>扰</b>问题产生的机理原因

    [8.3.2]--克服电容方法

    电路设计分析
    jf_90840116
    发布于 :2022年12月16日 19:51:34

    消除方法

    消除 方法合理的PCB布局-将敏感的模拟部分与易产生干扰的数字部分尽量隔离,使易产生干扰的数字信号走线上尽量靠近交流地,使高频信号获得较好的回流路径。尽量减小信号回路的面积,降低地线的阻抗,采用多点接地的
    发表于06-18 07:52

    PCB设计中避免方法

      变化的信号(例如阶跃信号)沿传输线由A到B传播,传输线C-D上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直流电平时,耦合信号也就不存在了,因此 仅发生在信号跳变的过程当中,并且
    发表于08-29 10:28

    在设计fpga的pcb时可以减少方法有哪些呢?

    在设计fpga的pcb时可以减少 方法有哪些呢?求大神指教
    发表于04-11 17:27

    防止方法不止3W规则

    (CrossTalk)是指PCB上不同网络之间因较长的平行布线引起的相互干扰,主要是由于平行线间的分布电容和分布电感的作用。
    的头像 发表于08-14 08:42 6143次阅读
    防止<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>不止3W规则

    解决方法

    在电子产品的设计中普遍存在,通过以上的分析与仿真,了解了 的特性,总结出以下减少
    的头像 发表于08-14 11:50 1.9w次阅读

    PCB设计中防止方法有哪些

    在实际PCB设计中,3W规则并不能完全满足避免 的要求。
    的头像 发表于08-19 15:10 7120次阅读

    在电路板设计中如何避免反射和问题

    这个短暂的网络研讨会将指导您完成避免反射和 问题的 方法在你的董事会设计pre-layout和布线后的设计阶段。
    的头像 发表于10-23 07:04 3155次阅读

    如何减少电路板设计中的

    在电路板设计中无可避免,如何减少 就变得尤其重要。在前面的一些文章中给大家介绍了很多减少
    发表于03-07 13:30 3694次阅读

    在高速PCB设计中消除方法与讨论

    是高速 PCB 设计人员存在的基础之一。市场需要越来越小和更快的电路板,但是两条平行走线或导体放置在一起的距离越近,一条走线上产生的电磁场干扰另一条走线的机会就越大。 在本文中,我们将介绍
    的头像 发表于09-16 22:59 2261次阅读

    数字电路系统减小信号间方法

    中的信号耦合分为容性耦合和感性耦合,通常感性 占的比例大于容性
    的头像 发表于11-20 10:47 4853次阅读

    避免PCB中出现方法

    为了减少线间 ,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。
    的头像 发表于03-11 14:22 2787次阅读

    PCB布线减少高频信号的措施都有哪些?

    一站式PCBA智造厂家今天为大家讲讲pcb设计布线解决信号 方法有哪些?PCB设计布线解决信号
    的头像 发表于10-19 09:51 1585次阅读

    减少方法有哪些

    一些 方法尽量降低 的影响。那么减少 方法有哪些呢? 检查靠近 I/O 网络的关键网络 检查
    的头像 发表于01-17 15:02 1208次阅读
    减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>有哪些