0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence与Samsung Foundry合作认证面向 8nm 工艺技术的射频集成电路设计参考流程

厂商快讯 2022-10-18 14:16 次阅读

内容提要

8nm射频集成电路流程支持射频集成电路设计过程的所有阶段,包括建模、兼顾电磁影响的RF仿真和完整签核验证流程

该流程加速了射频集成电路设计,有助于驱动广泛的5G应用

中国上海,2022 年 10 月 17 日 —— 楷登电子(美国Cadence公司NASDAQ:CDNS)今日宣布,Samsung Foundry 已认证8nm 射频集成电路设计参考流程,以开发 6GHz 以下至毫米波(mmWave)应用的 5G 射频集成电路。该流程采用先进的设计方法,具备独特的功能,有助于提高生产力,提供全面的电气分析并加快设计收敛,帮助客户一次性成功设计出高质量的射频集成电路。新流程将支持 Cadence 和 Samsung Foundry 的共同客户满足全球对 5G 客户端设备日益增长的需求,包括智能手机通信基础设施设备,如蜂窝基站。

利用该设计流程,客户可以针对使用三星8nm RF 工艺技术设计的集成电路,快捷地对比电路前仿和识别设计时的电磁效应,并完成版图寄生参数提取的后仿结果。该 8nm 射频集成电路流程是三星最新推出的技术,进一步补充了其广泛的 RF 解决方案产品组合。

Cadence 是业界公认的先进节点 RFIC 设计、版图和验证领域的领导者。Cadence® Virtuoso® RF Solution 基于经过硅验证的仿真引擎,在时域和频域范围提供射频分析。8nm 射频集成电路设计参考流程中支持的 Cadence 产品包括:

VirtuosoADE Product Suite

Spectre® RFSimulator

Quantus™ Extraction Solution

Pegasus™ Physical Verification System

EMX® Planar 3D solver

有关 Cadence 射频集成电路设计解决方案的更多信息,请访问:www.cadence.com/go/rfic8nm

“在 Samsung Foundry,我们一直努力为客户提供功能丰富的高性能技术和高效的设计流程,”三星电子代工设计技术团队副总裁 Sang-Yoon Kim 说,“我们的技术与 Cadence 射频集成电路工具流程相辅相成,为低功耗、高性能的射频集成电路设计设定了新的标准,助力我们众多的共同客户开发出高质量的射频集成电路。”

“Cadence 始终致力于推动先进节点集成电路设计的创新,在过去十年中,我们一直是工艺技术发展的关键推动者,”Cadence 公司高级副总裁兼定制 IC 与PCB事业部总经理 Tom Beckley 表示,“在射频集成电路领域,我们也延续了这种技术创新和领导地位。Cadence 和三星有着共同的客户,他们都在寻找创新的集成电路设计解决方案,以便设计和交付面向 5G 应用的新一代射频集成电路。”

关于 Cadence

Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子系统设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计从概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续八年名列美国财富杂志评选的 100 家最适合工作的公司。

文章转载自:爱集微

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Cadence
    +关注

    关注

    63

    文章

    901

    浏览量

    141322
  • 射频集成电路

    关注

    5

    文章

    29

    浏览量

    16857
收藏 人收藏

    评论

    相关推荐

    CadenceSamsungFoundry开展广泛合作

    楷登电子(美国 Cadence公司,NASDAQ:CDNS)近日宣布与 Samsung Foundry开展广泛 合作,旨在推动 技术进步,包
    的头像 发表于08-29 09:24 285次阅读

    Cadence与IntelFoundry的战略合作取得重大成果

    开始, Cadence陆续宣布推出完整的嵌入式多芯片互连桥(EMIB)2.5D 高级封装 流程面向Intel 18A 数字和定制/模拟 流程的增强功能、广泛的 IP 组合以及跨各种
    的头像 发表于06-26 11:24 519次阅读

    概伦电子NanoSpice通过三星代工厂3/4nm工艺技术认证

    概伦电子(股票代码:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通过三星代工厂3/4 nm 工艺技术 认证,满足双方共同客户对高精度、大容量和高性能的高端
    的头像 发表于06-26 09:49 412次阅读

    专用集成电路包括哪些内容 专用集成电路设计工艺

    的性能、更低的功耗和更好的 集成度。本文将从定义、设计 流程、主要应用领域以及发展趋势等方面对专用 集成电路进行详细阐述。 一、定义 专用 集成电路是根据特定的应用需求进行设计和制造的一种
    的头像 发表于05-04 17:28 1667次阅读

    专用集成电路设计流程是什么 专用集成电路的特点有哪些

    ,需求分析是专用 集成电路设计 流程的第一步。在这个阶段,设计团队与客户 合作,明确需求和功能要求。团队需要深入了解应用场
    的头像 发表于05-04 17:20 1524次阅读

    专用集成电路的设计流程有哪些 专用集成电路包括什么功能和作用

    应用需求进行优化的特点,具备了更高的性能、更低的功耗和更小的尺寸。 专用 集成电路的设计 流程主要包括需求分析、系统设计、 电路设计、物理设计、验证测试和制造 流程。 需求分析:在这一阶段,首
    的头像 发表于05-04 15:02 545次阅读

    Ansys多物理场签核解决方案获得英特尔代工认证

    Ansys的多物理场签核解决方案已经成功获得英特尔代工(Intel Foundry)的 认证,这一 认证使得Ansys能够支持对采用英特尔18A 工艺技术设计的先进
    的头像 发表于03-11 11:25 509次阅读

    是德科技携手IntelFoundry成功验证支持Intel 18A工艺技术的电磁仿真软件

    是德科技与Intel Foundry的这次 合作,无疑在半导体和 集成电路设计领域引起了广泛的关注。双方成功验证了支持Intel 18A 工艺技术的电磁仿真软件,为设计工程师们提供了更加先进
    的头像 发表于03-08 10:30 555次阅读

    Cadence数字和定制/模拟流程通过Intel 18A工艺技术认证

    Cadence近日宣布,其数字和定制/模拟 流程在Intel的18A 工艺技术上成功通过 认证。这一里程碑式的成就意味着 Cadence的设计IP将
    的头像 发表于02-27 14:02 446次阅读

    新思科技携手Ansys和三星共同开发14LPU工艺的全新射频集成电路设计

    新思科技(Synopsy)近日宣布,携手Ansys 、三星半导体晶圆代工(以下简称“三星”)共同开发了 面向三星14LPU 工艺的全新 射频 集成电路(RFIC)设计参考
    的头像 发表于12-11 18:25 603次阅读

    Cadence签核解决方案助力SamsungFoundry的 5G 网络 SoC 设计取得新突破

    优势 1 Samsung Foundry使用 CadenceTempus Timing Solution 和 Quantus Extraction Solution 成功实现 SF5A 设计签核
    的头像 发表于12-04 10:15 404次阅读

    CadenceEMX 3D Planar Solver 通过SamsungFoundry8nmLPP工艺技术认证

    Samsung Foundry8nmLow Power Plus(LPP)先进制程 工艺 认证。 EMX Solver 是市面上首个获
    的头像 发表于11-15 15:55 699次阅读
    <b class='flag-5'>Cadence</b> EMX 3D Planar Solver 通过 <b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b> <b class='flag-5'>8nm</b> LPP <b class='flag-5'>工艺技术</b><b class='flag-5'>认证</b>

    国产EDA“夹缝”生存集成电路设计和制造流程

    EDA有着“芯片之母”称号,一个完整的 集成电路设计和制造 流程主要包括 工艺平台开发、 集成电路设计集成电路制造三个阶段,三个设计与制造的主要阶
    发表于09-28 14:31 2133次阅读
    国产EDA“夹缝”生存 <b class='flag-5'>集成电路设计</b>和制造<b class='flag-5'>流程</b>

    Cadence射频集成电路解决方案

    和 N4PRF 制程 射频设计参考 流程,为移动、汽车、医疗保健和航空航天市场的雷达、5G 和 WiFi-7 无线应用开发经过优化且高度可靠的新一代 RFIC 设计。目前,双方的共同客户已开始在 射频
    的头像 发表于09-28 10:10 817次阅读

    集成电路塑封工艺流程及质量检测

    在微电子制造过程中, 集成电路塑封是至关重要的一环。它不仅保护芯片免受外部环境的损害,还为芯片提供稳定的电气连接。本文将深入探讨 集成电路塑封的 工艺流程和质量检测方法。
    的头像 发表于09-08 09:27 2443次阅读
    <b class='flag-5'>集成电路</b>塑封<b class='flag-5'>工艺流程</b>及质量检测