1 外延工艺(Epitaxy)-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

外延工艺(Epitaxy)

Semi Connect 来源:Semi Connect 作者:Semi Connect 2022-11-09 09:33 次阅读

外延工艺是指在衬底上生长完全排列有序的单晶体层的工艺。一般来讲,外延工艺是在单晶衬底上生长一层与原衬底相同晶格取向的晶体层。外延工艺广泛用于半导体制造,如集成电路工业的外延硅片。MOS 晶体管嵌入式源漏外延生长,LED衬底上的外延生长等。根据生长源物相狀态的不同,外延生长方式可以分为固相外延、液相外延、气相外延。在集成电路制造中,常用的外延方式是固相外延和气相外延。

3c31adea-5fce-11ed-8abf-dac502259ad0.png

固相外延,是指固体源在衬底上生长一层单晶层,如离子注入后的热退火实际上就是一种固相外延过程。离于注入加工时,硅片的硅原子受到高能注入离子的轰击,脱离原有晶格位置,发生非晶化,形成一层表面非晶硅层;再经过高温热退火,非晶原子重新回到晶格位置,并与衬底内部原子晶向保持一致。

3c68e5c6-5fce-11ed-8abf-dac502259ad0.png

气相外延的生长方法包括化学气相外延生长(CVE)、分子束外延( MBD)、原子层外(ALE)等。在集成电路制造中,最常用的是化学气相外延生长(CVE)。化学气相外延与化学气相沉积(CVD) 原理基本相同,都是利用气体混合后在晶片表面发生化学反应,沉积薄膜的工艺;不同的是,因为化学气相外延生长的是单晶层,所以对设备内的杂质含量和硅片表面的洁净度要求都更高。早期的化学气相外延硅工艺需要在高温条件下(大于 1000°C)进行。随着工艺设备的改进,尤其是真空交换腔体(Load Lock Chamber)技术的采用,设备腔内和硅片表面的洁净度大大改进,硅的外延已经可以在较低温度 (600~700°C)下进行。 在集成电路制造中,CVE 主要用于外延硅片工艺和 MOS 晶体管嵌人式源漏外延工艺。外延硅片工艺是在硅片表面外延一层单晶硅,与原来的硅衬底相比,外延硅层的纯度更高,晶格缺陷更少,从而提高了半导体制造的成品率。另外,硅片上生长的外延硅层的生长厚度和掺杂浓度可以灵活设计,这给器件的设计带来了灵活性,如可以用于减小衬底电阻,增强衬底隔离等。 嵌入式源漏外延工艺是在逻辑先进技术节点广泛采用的技术,是指在 MOS 晶体管的源漏区域外延生长掺杂的锗硅或硅的工艺。引入嵌入式源漏外延工艺的主要优点包括:可以生长因晶格适配而包含应力的赝晶层,提升沟道载流子迁移率;可以原位掺杂源漏,降低源漏结寄生电阻,减少高能离子注入的缺陷。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 单晶体
    +关注

    关注

    0

    文章

    15

    浏览量

    8454
  • 半导体制造
    +关注

    关注

    8

    文章

    398

    浏览量

    24066

原文标题:外延工艺(Epitaxy)

文章出处:【微信号:Semi Connect,微信公众号:Semi Connect】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    SiGe外延工艺及其在外延生长、应变硅应用及GAA结构中的作用

    复合材料,因其独特的物理和电学特性,在半导体芯片制造中得到了广泛应用。         SiGe外延工艺的重要性 1.1 外延工艺简介   ‍‍‍‍‍‍‍‍‍‍
    的头像 发表于 12-20 14:17 96次阅读
    SiGe<b class='flag-5'>外延</b><b class='flag-5'>工艺</b>及其在<b class='flag-5'>外延</b>生长、应变硅应用及GAA结构中的作用

    基于石英玻璃外延GaN的工艺改进方法有哪些?

    基于石英玻璃外延GaN的工艺改进方法主要包括以下几个方面: 一、晶圆片制备优化 多次减薄处理: 采用不同材料的浆液和磨盘对石英玻璃进行多次减薄处理,可以制备出预设厚度小于70μm且厚度均匀性TTV
    的头像 发表于 12-06 14:11 261次阅读
    基于石英玻璃<b class='flag-5'>外延</b>GaN的<b class='flag-5'>工艺</b>改进方法有哪些?

    SiC外延生长技术的生产过程及注意事项

    SiC外延生长技术是SiC功率器件制备的核心技术之一,外延质量直接影响SiC器件的性能。目前应用较多的SiC外延生长方法是化学气相沉积(CVD),本文简要介绍其生产过程及注意事项。
    的头像 发表于 11-14 14:46 323次阅读
    SiC<b class='flag-5'>外延</b>生长技术的生产过程及注意事项

    半导体外延生长方式介绍

    本文简单介绍了几种半导体外延生长方式。
    的头像 发表于 10-18 14:21 462次阅读
    半导体<b class='flag-5'>外延</b>生长方式介绍

    外延片和扩散片的区别是什么

    外延片和扩散片都是半导体制造过程中使用的材料。它们的主要区别在于制造过程和应用领域。 制造过程: 外延片是通过在单晶硅片上生长一层或多层半导体材料来制造的。这个过程通常使用化学气相沉积(CVD)或
    的头像 发表于 07-12 09:16 803次阅读

    材料认识-硅抛光片和外延

    前言硅片按照产品工艺进行分类,主要可分为硅抛光片、外延片和SOI硅片。上期我们已经介绍SOI硅片,本期关注硅抛光片和外延片。硅抛光片硅抛光片又称硅单晶抛光片,单晶硅锭经过切割、研磨和抛光处理后得到
    的头像 发表于 06-12 08:09 2009次阅读
    材料认识-硅抛光片和<b class='flag-5'>外延</b>片

    半导体衬底和外延的区别分析

    作为半导体单晶材料制成的晶圆片,它既可以直接进入晶圆制造流程,用于生产半导体器件;也可通过外延工艺加工,产出外延片。
    的头像 发表于 04-24 12:26 3761次阅读
    半导体衬底和<b class='flag-5'>外延</b>的区别分析

    异质外延对衬底的要求是什么?

    异质外延是一种先进的晶体生长技术,它指的是在一个特定的衬底材料上生长出与衬底材料具有不同晶体结构或化学组成的薄膜或外延层的过程,即:在一种材料的基片上生长出另一种材料。
    的头像 发表于 04-17 09:39 725次阅读
    异质<b class='flag-5'>外延</b>对衬底的要求是什么?

    晶盛机电6英寸碳化硅外延设备热销,订单量迅猛增长

    聚焦碳化硅衬底片和碳化硅外延设备两大业务。公司已掌握行业领先的8英寸碳化硅衬底技术和工艺,量产晶片的核心位错达到行业领先水平。
    的头像 发表于 03-22 09:39 685次阅读

    半导体衬底和外延有什么区别?

    衬底(substrate)是由半导体单晶材料制造而成的晶圆片,衬底可以直接进入晶圆制造环节生产半导体器件,也可以进行外延工艺加工生产外延片。
    发表于 03-08 11:07 1511次阅读
    半导体衬底和<b class='flag-5'>外延</b>有什么区别?

    半导体硅外延片制造商上海合晶上市

    上海合晶硅材料股份有限公司(简称“上海合晶”,股票代码:688584)近期在科创板成功上市,成为半导体行业的新星。该公司专注于半导体硅外延片的研发与生产,以其卓越的产品质量和创新的工艺技术在市场上树立了良好的口碑。
    的头像 发表于 02-26 11:20 966次阅读

    外延层在半导体器件中的重要性

    只有体单晶材料难以满足日益发展的各种半导体器件制作的需要。因此,1959年末开发了薄层单晶材料生长技外延生长。那外延技术到底对材料的进步有了什么具体的帮助呢?
    的头像 发表于 02-23 11:43 1229次阅读
    <b class='flag-5'>外延</b>层在半导体器件中的重要性

    分子束外延(MBE)工艺及设备原理介绍

    分子束外延(Molecular beam epitaxy,MBE)是一种在超高真空状态下,进行材料外延技术,下图为分子束外延的核心组成,包括受热的衬底和释放到衬底上的多种元素的分子束。
    的头像 发表于 01-15 18:12 5345次阅读
    分子束<b class='flag-5'>外延</b>(MBE)<b class='flag-5'>工艺</b>及设备原理介绍

    半导体资料丨溅射外延、Micro-LED集成技术、化学蚀刻法制备MSHPS

    Si上 AIN 和 GaN 的溅射外延(111) 溅射外延是一种低成本工艺,适用于沉积III族氮化物半导体,并允许在比金属-有机气相外延(MOVPE)更低的生长温度下在大衬底区域上沉积
    的头像 发表于 01-12 17:27 502次阅读
    半导体资料丨溅射<b class='flag-5'>外延</b>、Micro-LED集成技术、化学蚀刻法制备MSHPS

    SiC外延层的缺陷控制研究

    探索SiC外延层的掺杂浓度控制与缺陷控制,揭示其在高性能半导体器件中的关键作用。
    的头像 发表于 01-08 09:35 1998次阅读
    SiC<b class='flag-5'>外延</b>层的缺陷控制研究