1 时钟晶体下面铺地和走线布局注意事项-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

时钟晶体下面铺地和走线布局注意事项

Torex产品资讯 来源:信号完整性学习之路 2023-05-09 10:09 次阅读

单板上时钟的注意事项,主要有以下几个方面可以考虑:

01布局

时钟晶体和相关电路应布置在PCB的中央位置并且要有良好的地层,而不是靠近I/O接口处。 不可将时钟产生电路做成子卡或者子板的形式,必须做在单独的时钟板上或者承载板上。

如下图所示,绿色框中部分下一层最好不要走线

bb730f62-ed7d-11ed-90ce-dac502259ad0.png

在PCB时钟电路区域只布与时钟电路有关的器件,避免布设其他电路,晶体附近或者下面不要布其他信号线。 在时钟发生电路、晶体下使用地平面,若其他信号穿过该平面,违反了映像平面功能,如果让信号穿越这个地平面的话,就会存在很小的地环路并影响地平面的连续性,这些地环路在高频时将会产生问题。

对于时钟晶体、时钟电路,可以采用屏蔽措施进行屏蔽处理。

若时钟外壳为金属,则PCB设计时一定要在晶体下方铺铜,并保证此部分与完整的地平面有良好的电气连接(通过多孔接地)。

02时钟晶体下面铺地的好处

晶体振荡器内部的电路会产生射频电流,如果晶体是金属外壳封装的,直流电源脚是直流电压参考和晶体内部射频电流回路参考的依靠,通过地平面释放外壳被射频辐射产生的瞬态电流。 总之,金属外壳是一个单端天线,附近的映像层、地平面层有时两层或者更多层做为射频电流对地的辐射耦合作用是足够的。

晶体下铺地对散热也是有好处的。 时钟电路和晶体下铺地将提供一个映像平面,可以降低对相关晶体和时钟电路产生共模电流,从而降低射频辐射,地平面对差模射频电流同样有吸收作用,这个平面必须通过多点连接到完整的地平面上,并要求通过多个过孔,这样可以提供低的阻抗,为增强这个地平面的效果,时钟发生电路应该与这个地平面靠近。

SMT封装的晶体将比金属外壳的晶体有更多的射频能量辐射:因为表贴晶体大多是塑料封装,晶体内部的射频电流会向空间辐射并耦合到其他器件。

03时钟信号的布线

bb7e26ae-ed7d-11ed-90ce-dac502259ad0.png

时钟线建议走在多层PCB板的内层,即走带状线。 走在内层能保证完整的映像平面,它可以提供一个低阻抗射频传输路径,并产生磁通量,以抵消它们的源传输线的磁通量,源和返回路径的距离越近,则消磁就越好。

由于增强了消磁能力,高密PCB板的每个完整平面映像层可提供6-8dB的抑制。

时钟布多层板的好处:有一层或者多层可以专门用于完整的电源和地平面,可以设计成好的去耦系统,减小地环路的面积,降低了差模辐射,减小了EMI,减小了信号和电源返回路径的阻抗水平,可以保持全程走线阻抗的一致性,减小了邻近走线间的串扰等。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4318

    文章

    23079

    浏览量

    397434
  • PCB设计
    +关注

    关注

    394

    文章

    4683

    浏览量

    85534
  • 布线
    +关注

    关注

    9

    文章

    771

    浏览量

    84320
  • 晶体振荡器
    +关注

    关注

    9

    文章

    617

    浏览量

    29103
  • 时钟晶体
    +关注

    关注

    0

    文章

    4

    浏览量

    2045

原文标题:搞懂时钟晶体下面铺地和走线,原来也可以这么简单!

文章出处:【微信号:gh_454737165c13,微信公众号:Torex产品资讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    分析PCB抄板软件Protel在PCB线中的注意事项

    分析PCB抄板软件Protel在PCB线中的注意事项 1. 过孔与焊盘:  过孔不要用焊盘代替,反之亦然。  2. 单面焊盘:  不要用填充块来
    发表于 11-09 09:16 1259次阅读

    pcb布局注意事项

    pcb布局注意事项
    发表于 09-02 22:38

    晶振的使用和设计注意事项

    流向排布,且靠近晶体摆放整齐紧凑;  (4)晶体靠近芯片处摆放,两者间的线尽量短而直。  可以参考如下图布局方式:  经整改后,样机测试结
    发表于 09-19 16:31

    FPC柔性板线注意事项有哪些

    请问FPC柔性板线注意事项有哪些?
    发表于 04-16 16:38

    电路PCB布局注意事项

    电路PCB布局注意事项电路PCB布线注意事项
    发表于 03-01 08:22

    请问印制板铜皮线有什么注意事项

    印制板铜皮线有什么注意事项
    发表于 04-21 06:06

    PCB抄板软件Protel在PCB线中的注意事项有哪些

    分析PCB抄板软件Protel在PCB线中的注意事项
    发表于 04-26 06:27

    PCB线与各类信号布线注意事项

    注意事项  1  差分信号  高速串行总线的普及,使得单板上差分信号越来越多,对高速差分信号的处理主要有以下布线要求:  各类差分线的阻抗要求是不同的,根据设计要求,通过阻抗计算软件计算出差分阻抗和对应
    发表于 04-12 15:08

    PCB抄板软件Protel在PCB线中的注意事项

    PCB抄板软件Protel在PCB线中的注意事项 1. 过孔与焊盘:  过孔不要用焊盘代替,反之亦然。  2. 单面焊盘:  不要用填充块来充当
    发表于 11-01 16:41 1230次阅读

    RTL8370-GR和RTL8370M-GR布局线注意事项pdf下载

    RTL8370-GR和RTL8370M-GR布局线注意事项
    发表于 03-09 10:33 174次下载

    开关电源的PCB板布局线注意事项

    本文首先介绍了开关电源PCB板设计步骤,其次阐述了开关电源的PCB板布局线,最后介绍了开关电源的PCB板布局
    发表于 05-25 10:59 2.7w次阅读
    开关电源的PCB板<b class='flag-5'>布局</b><b class='flag-5'>走</b><b class='flag-5'>线</b>及<b class='flag-5'>注意事项</b>

    EMI线注意事项合集

    EMI线注意事项合集
    发表于 12-20 15:57 68次下载

    时钟晶体下面铺地线

    时钟晶体下面铺地线
    的头像 发表于 11-24 15:37 983次阅读
    <b class='flag-5'>时钟</b><b class='flag-5'>晶体</b><b class='flag-5'>下面</b><b class='flag-5'>铺地</b>和<b class='flag-5'>走</b><b class='flag-5'>线</b>

    单板上时钟晶体下面铺地的好处

    在PCB时钟电路区域只布与时钟电路有关的器件,避免布设其他电路,晶体附近或者下面不要布其他信号线:在时钟
    发表于 01-11 15:43 264次阅读

    单板上时钟注意事项 单板上时钟晶体下面铺地的好处

    单板上时钟注意事项 单板上时钟晶体下面铺地的好处 单板上
    的头像 发表于 02-06 16:06 578次阅读