0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

系统芯片与晶片测试

Semi Connect 来源:Semi Connect 2023-06-07 16:14 次阅读

系统芯片(Sxstem on Chip,SoC)通过软硬件结合的设计和验证方法,利用芯核复用及先进制造工艺,将多个原本独立的功能(如逻辑电路、存储器、混合信号微处理器等)集成到单一芯片上,具有高集成度、高速度、体积小、成本低、功耗低等优点。系统级封装( System in Package, SiP)与SoC 不同的是,SiP 是采用不同芯片进行并排或叠加的封裝方式,而 SoC 则是将多个功能模块集成在单芯片上。

SoC 设计是一种基于嵌人式芯核的设计,其测试的关键是核复用带来的核测试复用问题。另外,SoC 集成了不同来源、不同类型、不同设计的芯核,测试时还需要解决测试数据输人和输出的有效传输、嵌人式芯核互异性等问题;此外在内核测试的基础上,还要完成芯核互连和系统级测试。图所示的是 SoC 内嵌芯核测试访问机制。由图可见,它是通过访问测试壳实现对芯核的测试存取的。

7b414bc6-050a-11ee-90ce-dac502259ad0.png

为了解决基于核的SoC 测试问题,必须建立 SoC 测试隔离、测试存取、测试控制和测试观察的规范和标准,如IEEE制定的 IEEE Std. 1149.1 (TestAccessPort and Boundary - ScanArchitecture , IEEE Std. 1500 ( Testability Method forEmbedded Core - based Integrated Circuits) F IEEE Std. 1450 ( Test InterfaceLanguage ( STIL) for Digital Test Vector Data)等一系列的标准。

TEEE Std. 1149. 1 标准自1990年公布以来,边界扫描技术已被广泛接受和重视。扫描链将逻辑测试存取端子整合到电路内部,通过扫描操作提供可控制性和可观测性的人口,使电路的物理测试存取端子得以简化。在此基础上,JTAC还推出了 IBEE Std. 1149.4(用于数模混合电路)和IEEE Std. 1149.7(减少了测试引脚)等标准。

IEEE Std. 1450 标准旨在提供一个通用的测试向量图形描述语言,该语言在EDA仿真工具和 ATE 上不需要转换即可使用. 建立了 EDA 和 ATE 之间的无缝链接。其中,IEEE Std. P1450.1 提出了标准测试接口语言(Standard TestInterface Language),该语言将替代传统 BDA 仿真的 VCD、WGL波形文件等。

IEEE Std. 1500 提出了一种可扩展的标准架构,适用于实现嵌人式内核和相关电路的测试复用和集成。IEEE Std. 1500 提出的标准架构具有串行和并行测试访问机制(Test Access Mechanism),以及丰富的指令集,可用于 SoC 内核互连和系统测试。此外,IBBE Std. 1500 定义丁支持内核隔离和保护的特性,通过改进设计文件自动转化效率,促进可测性测试设计 (DFT)技术,以区通过改进访问方式来提高 SoC 测试质量,从而降低测试成本。如图所示,对于包含几个芯核的系统,整体架构符合 IEEE Std. 1500,包括测试源(TAM Source)和测试收集(TAM Sink)、存取机构TAM、1500 测试壳、壳V/0端口等。

7b9e7756-050a-11ee-90ce-dac502259ad0.png

IEEE 标准可有效地解决 SoC 的测试实现。SoC测试的另一个问题是测试成本。降低SoC测试成本的有效方法是减少测试时间,这一点可采用并发测试测试调度和测试压缩等方法得以实现。并发测试通过同时对被测 SOC 中的多个功能模块进行测试,从而将测试时间减少到最长单路径时间。

测试调度通过合理分配嵌人式芯核的测试集和测试存取机制,从而达到多核测试、减少总线冗余时间和避免测试冲突的目的。SoC 集成度和复杂度的日益提高,以及高故障覆盖率的需求,导致测试数据日益剧增,测试压缩通过设计优化测试激励响应压缩方法和测试策略,达到减少测试存储通道数据量、降低测试功耗和缩短测试时间的效果。图所示的是测试优化方法和目标。

7c1cf70c-050a-11ee-90ce-dac502259ad0.png






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 逻辑电路
    +关注

    关注

    13

    文章

    487

    浏览量

    42433
  • 存储器
    +关注

    关注

    38

    文章

    7322

    浏览量

    162923
  • 微处理器
    +关注

    关注

    11

    文章

    2207

    浏览量

    81900
  • SoC设计
    +关注

    关注

    1

    文章

    147

    浏览量

    18716
  • sip封装
    +关注

    关注

    4

    文章

    64

    浏览量

    15454

原文标题:系统芯片测试,系統晶片測試, SoC Test

文章出处:【微信号:Semi Connect,微信公众号:Semi Connect】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Smiths Interconnect正式推出高性能Volta系列探针头,用于晶片芯片封装测试

    spacer.gif2017年12月6日,英国,伦敦 ——全球领先的电子元器件、连接器、微波元器件,子 系统以及射频产品生产商Smiths Interconnect史密斯英特康正式推出一款性能更优化的 晶片芯片封装
    的头像 发表于12-08 11:06 6570次阅读

    223 暴力拆解芯片,看看里面的晶片长啥样暴力拆解芯片,看看里面的晶片长啥样

    fpga 芯片 晶片
    车同轨,书同文,行同伦
    发布于 :2022年08月03日 22:21:15

    旋转拉力测试晶片推拉力测试

    测试 晶片
    力标精密设备
    发布于 :2023年10月31日 17:50:46

    芯片推力测试晶片推拉力测试

    芯片 推拉力测试
    力标精密设备
    发布于 :2023年11月13日 17:48:28

    晶片推拉力测试机设备焊接强度推拉力测试仪#晶片推力测试#焊接强度 #推拉力

    晶片 推拉力测试
    博森源推拉力机
    发布于 :2024年01月05日 16:47:36

    晶片推力测试QFP引脚焊点焊接强度测试芯片焊接强度测试仪#推拉力测试机 #测试芯片

    测试芯片
    博森源推拉力机
    发布于 :2024年08月03日 17:59:50

    晶片验证测试及失效分析pdf

    器件的一套掩模成本可能超过130 万美元。因此器件缺陷造成的损失代价极为高昂。在这种条件下,通过验证 测试,分析失效原因,减少器件缺陷就成为集成电路制造中不可少的环节。 晶片验证 测试及失效分析[hide][/hide]
    发表于11-29 11:52

    晶片验证测试及失效分析

    晶片验证 测试及失效分析
    发表于07-18 17:24

    ***国家晶片系统设计中心VHDL培训教材

    ***国家 晶片 系统设计中心VHDL培训教材,好东西,可以学习学习
    发表于10-15 13:05

    晶片边缘蚀刻机及其蚀刻方法

    晶片全面曝光的方法,使单一 晶片上可以获得更多的 芯片(chip)。如此一来,虽然产率得以提高,但同时也制造一些工艺处理问题。特别在对硅 晶片蚀刻深凹槽(deeptrench)工艺方面。  
    发表于03-16 11:53

    倒装芯片晶片级封装技术及其应用

    晶片级封装(倒装 芯片和UCSP)代表一种独特的封装外形,不同于利用传统的机械可靠性 测试的封装产品。封装的可靠性主要与用户的装配方法、电路板材料以及其使用环境有关。用户在考虑使用WLP型号之前,应认真
    发表于08-27 15:45

    Aigtek高压放大器在压电双晶片动力学研究中的应用

    研究,通过实验对模型进行验证。 测试设备:QDA60-20-0.7型压电双 晶片、上位机 系统、数据采集及保存软件、任意波形发生器、高压放大器(ATA-2032)放大器型号:ATA-2032实验过程:1、根据
    发表于11-07 17:24

    半导体工艺—晶片清洗工艺评估

    摘要 本文介绍了半导体 晶片加工中为颗粒去除(清洗)工艺评估而制备的受污染 测试 晶片老化的实验研究。比较了两种 晶片制备技术:一种是传统的湿法技术,其中裸露的硅
    发表于03-04 15:03 2731次阅读
    半导体工艺—<b class='flag-5'>晶片</b>清洗工艺评估

    LED封装晶片便携式推拉力测试

    博森源LED封装 晶片便携式推拉力 测试机是一种非常实用的 测试设备,可以方便地进行LED封装 晶片的推拉力 测试,从而保证LED产品的质量。该
    的头像 发表于05-31 10:05 559次阅读
    LED封装<b class='flag-5'>晶片</b>便携式推拉力<b class='flag-5'>测试</b>机

    如何用集成电路芯片测试系统测试芯片老化?

    如何用集成电路 芯片 测试 系统 测试 芯片老化? 集成电路 芯片老化
    的头像 发表于11-10 15:29 1145次阅读