1 虹科干货 | 使用JESD204串行接口高速桥接模拟和数字世界-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

虹科干货 | 使用JESD204串行接口高速桥接模拟和数字世界

虹科智能自动化 2022-05-24 16:42 次阅读

High-speed serial interface

JESD204

JESD204标准专用于通过串行接口传输转换器样本。2006年,JESD204标准支持单通道上的多个数据转换器。以下修订版本:A、B、C相继增加了支持多通道、确定性延迟、错误检测和纠正等功能,并不断提高通道速率。JESD204的应用十分广泛,包括电信(无线、波束赋形、5G),航空航天(卫星通信、成像)和其他使用告诉ADCDAC的行业。

1

JESD204的发展历史

2006年,转换器分辨率和速度的提高推动了对用于处理转换器数据的高效串行接口的需求。JESD204A增加了对多通道和链路的使用以实现通道/器件同步。JESD204B允许单独的时钟驱动系统设备并引入确定性延迟。在8b10b编码下,建议的最大速度增加到12.5Gbps。JESD204C将通道速率提高到32Gbps,并改为使用CRC和FEC的64b66b编码。新的JESD204D目前正在开发中,该版本将使用带有RS-FEC的PAM 4将通道速率提高到116G。

e0ba55d8-da9f-11ec-b80f-dac502259ad0.png

2

转换器面向数据的框架

01 JESD输入参数数据

•M - 每个链接的转换器

• S - 每个转换器的样本

• N - 每个样本的位数(分辨率)

• CS - 每个样本的控制位

• N' - 样本容器 N' >= N+CS

02 JESD成帧参数

• L - 每个链路的通道

• F - 每通道帧中的8位字节

• K - MultiFrame (204B) 中的帧

• E - 扩展多块中的多块 (204C)

• HD - 高密度(允许样品拆分)

• CF - 控制帧(帧末尾的 CS)

e0ead212-da9f-11ec-b80f-dac502259ad0.png

转换器样本连续组合成一个帧,然后跨通道拆分

e1466e9c-da9f-11ec-b80f-dac502259ad0.png

3

确定性延迟

JESD204B中引入的确定性延迟允许系统在整个复位、上电周期以及重新初始化事件中保持恒定的系统延迟。在大多数情况下,这是通过提供一个系统参考信号 (SYSREF) 来实现的,该信号在发送器和接收器之间建立一个公共时序参考,并允许系统补偿任何延迟可变性或不确定性。

e179db88-da9f-11ec-b80f-dac502259ad0.png

4

主要陷阱和隐患

围绕JESD204标准进行系统设计的主要陷阱和隐患将涉及子类1中的系统时钟,其中确定性延迟是通过使用SYSREF实现的,SYSREF的生成和在不同系统条件下的利用也很关键。选择正确的帧格式和SYSREF类型来匹配系统时钟的稳定性和链路延迟十分具有挑战性。

规范对处理CRC和FEC的比特顺序并不总是很清楚,技术图纸与真值表不匹配,这种差异会导致不同的实现方式,造成不兼容问题。虹科合作伙伴Comcores已经采取了措施来防止这些陷阱和隐患,如位的交换。如果需要这方面的技术支持,欢迎联系虹科技工程师

为什么选择

虹科JESD204 IP?

/ Comcores

虹科Comcores JESD204 IP已在所有主要代工厂和低至5nm的工艺中进行了多次流片。此外,该JESD IP已通过与所有主要数据转换器和SerDes/PHY的互操作性测试,从而实现了高度兼容的设计。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    8694

    浏览量

    147080
  • 模拟
    +关注

    关注

    7

    文章

    1422

    浏览量

    83921
收藏 人收藏

    评论

    相关推荐

    JESD204B使用说明

    能力更强,布线数量更少。 本篇的内容基于jesd204b接口的ADC和FPGA的硬件板卡,通过调用jesd204b ip核来一步步在FPGA内部实现高速ADC数据采集,
    的头像 发表于 12-18 11:31 153次阅读
    <b class='flag-5'>JESD204</b>B使用说明

    DAC38J82在没有jesd输入的情况下,能单独NCO输出吗?

    DAC38J82在没有jesd输入的情况下,能单独NCO输出吗?还是说必须先通过JESD204接口,才能输出,谢谢大家!
    发表于 12-09 07:47

    调试ADS52J90板卡JESD204B接口遇到的问题求解

    我在调试TI ADS52J90板卡JESD204B接口遇到的问题: 1、目前在应用手册中能看到LVDS的详细说明,但是缺少关于JESD204B的相关资料,能否提供相关JESD204B
    发表于 11-28 06:13

    使用JESD204B接口,线速率怎么计算?

    使用JESD204B接口,线速率怎么计算?在文档表9-2中线速率等于 fLINERATE=fs*R,如果我选择双通道设备,采样时钟fs为500MHz,在表8-17,中选择模式0,N&
    发表于 11-18 07:10

    使用JESD204B如何对数据进行组帧?

    在使用JESD204B协议时,当L=8时,如果时双通道数据,如何对数据进行组帧?是直接使用前8通道吗
    发表于 11-14 07:51

    ADC16DX370 JESD204B串行链路的均衡优化

    德赢Vwin官网 网站提供《ADC16DX370 JESD204B串行链路的均衡优化.pdf》资料免费下载
    发表于 10-09 08:31 1次下载
    ADC16DX370 <b class='flag-5'>JESD204</b>B<b class='flag-5'>串行</b>链路的均衡优化

    AFE77xx DAC JESD204B调试

    德赢Vwin官网 网站提供《AFE77xx DAC JESD204B调试.pdf》资料免费下载
    发表于 09-27 10:17 0次下载
    AFE77xx DAC <b class='flag-5'>JESD204</b>B调试

    基于AFE79xx的JESD204C应用简述

    德赢Vwin官网 网站提供《基于AFE79xx的JESD204C应用简述.pdf》资料免费下载
    发表于 09-27 09:23 0次下载
    基于AFE79xx的<b class='flag-5'>JESD204</b>C应用简述

    JESD204B升级到JESD204C时的系统设计注意事项

    德赢Vwin官网 网站提供《从JESD204B升级到JESD204C时的系统设计注意事项.pdf》资料免费下载
    发表于 09-21 10:19 2次下载
    从<b class='flag-5'>JESD204</b>B升级到<b class='flag-5'>JESD204</b>C时的系统设计注意事项

    AFE77 JESD204B 调试手册

    德赢Vwin官网 网站提供《AFE77 JESD204B 调试手册.pdf》资料免费下载
    发表于 09-11 10:25 0次下载
    AFE77 <b class='flag-5'>JESD204</b>B 调试手册

    TI AFE8092 AFE8030 JESD204配置及调试手册- Part A

    德赢Vwin官网 网站提供《TI AFE8092 AFE8030 JESD204配置及调试手册- Part A.pdf》资料免费下载
    发表于 09-03 10:02 3次下载
    TI AFE8092 AFE8030 <b class='flag-5'>JESD204</b>配置及调试手册- Part A

    一种连接数据转换器和逻辑器件的高速串行接口JESD204介绍

    JESD204是一种连接数据转换器(ADC和DAC)和逻辑器件的高速串行接口,该标准的 B 修订版支持高达 12.5 Gbps串行数据速率(
    的头像 发表于 04-19 16:20 1889次阅读

    抓住JESD204B接口功能的关键问题

    JESD204B是最近批准的JEDEC标准,用于转换器与数字处理器件之间的串行数据接口。它是第三代标准,解决了先前版本的一些缺陷。该接口的优
    的头像 发表于 03-26 08:22 1189次阅读
    抓住<b class='flag-5'>JESD204</b>B<b class='flag-5'>接口</b>功能的关键问题

    ESD204B接口建立同步链路的三个阶段

    JESD204B标准提供一种将一个或多个数据转换器与数字信号处理器件接口的方法(通常是ADC或DAC与FPGA接口),相比于通常的并行数据传输,这是一种更
    发表于 03-20 11:33 1054次阅读
    <b class='flag-5'>ESD204</b>B<b class='flag-5'>接口</b>建立同步链路的三个阶段

    JESD204B的常见疑问解答

    问:什么是8b/10b编码,为什么JESD204B接口需使用这种编码? 答:无法确保差分通道上的直流平衡信号不受随机非编码串行数据干扰,因为很有可能会传输大量相反的1或0数据。通过串行
    发表于 01-03 06:35