引言
本文主要介绍了静态时序分析 STA。
一、静态时序分析的相关概念
静态时序分析 STA(Static Timing Analysis)也称静态时序验证,是一种以与输入激励无关的方式进行的,其目的是通过遍历所有的传输路径,寻找所有的组合逻辑电路的最坏延迟情况(以及毛刺、时钟偏差等等),主要是通过检查建立时间和保持时间是否满足要求,而它们又是通过最大组合逻辑路径延迟和最小组合逻辑路径延迟的分析得到的。
静态时序分析是 VLSI 设计中非常重要的一个环节,它能够验证设计在时序上的正确性,并决定设计是否能够在要求的工作频率下运行(在 VLSI 设计中,动态时序验证不仅有着难以承受的工作量和时间量,而且还难以保证足够的覆盖率,促使了时序分析技术从动态向静态迁移)。
二、静态时序分析的原因和路径
两大静态时序分析原因:
- 器件内延时:逻辑门、DFF 等等;
- 互连线延时:导线、时钟等等。
四大静态时序分析路径:
其中,最关心的依旧是数据信号和时钟上升沿之间的建立时间和保持时间的关系(不同的 FPGA 厂家的器件时序参数各有不同,同时也是固定的数值)。
三、静态时序分析的优点和缺点
静态时序分析的优点:
- 执行速度快;
- 不需要测试向量;
- 测试覆盖率可以近乎达到 100%;
- 能够完成动态仿真所不能实现的复杂分析。
静态时序分析的缺点:
- 不能验证设计的功能;
- 只能验证同步时序电路的时序特性,如果设计中含有较多的异步电路,则应该通过门级动态仿真来验证;
- 不能自动识别设计中的特殊路径,如多周期路径(Multi-Cycle Path)、非正常路径(False Path)、多时钟分配(Multiple Path)等等。
四、建立时间、保持时间在静态时序分析中的要求
建立时间、保持时间在静态时序分析中的要求(这里不考虑时钟偏差与时钟抖动):时钟周期应该大于寄存器最大传播延时(从 D 触发器的输入数据被时钟打入到 D 触发器,到数据到达 D 触发器输出端的延迟时间)、组合逻辑最大延时与目标寄存器(D 触发器)建立时间之和:Tcycle >= Tcq + Tlogic + Tsu。目标寄存器保持时间应该小于寄存器污染延时与组合逻辑污染延时之和:Th <= Tcq,cd + Tlogic,cd。保持时间希望中间的组合逻辑延时越大越好,反之,建立时间则希望中间的组合逻辑越小越好。
寄存器最大传播延时 Tcq,是指时钟翻转之后(0→1),数据从 D 触发器的输入端 D 到输出端 Q 的最大延时;
电路的线延时和组合逻辑最大延时 Tlogic,是指本级寄存器的输出到达下一级寄存器的输入之间的最大延时;
最大延时和污染延时相互对应,污染延时表示最小延时的意思,一般添加后缀名 “cd” 加以表示;
五、建立时间裕量和保持时间裕量
- 建立时间裕量:Tsu_slack = Tcycle - Tcq - Tlogic - Tsu
- 保持时间裕量:Th_slack = Tcq,cd + Tlogic,cd - Th
- 以上二者都应该大于零
六、建立时间裕量和保持时间裕量
- 数据要求时间:Trequired = Tcycle - Tsu
- 数据到达时间:Tarrived = Tlogic + Tcq
- 裕量 = 数据要求时间 - 数据到达时间:Slack = Data Required Time - Data Arrival Time
建立时间裕量和保持时间裕量
七、FPGA 开发与 STA
FPGA 开发软件也是通过这种方法来计算系统最高运行速度 Fmax。因为 Tcq 和 Tsu 是由具体的器件工艺决定的,故设计电路时只能改变组合逻辑的延迟时间 Tlogic,所以说缩短触发器间组合逻辑的延时时间是提高同步电路速度的关键所在。
可以将较大的组合逻辑分解为较小的 N 块,通过适当的方法平均分配组合逻辑,然后在中间插入 D 触发器,并和原 D 触发器使用相同的时钟,就可以避免在两个 D 触发器之间出现过大的延时,消除速度瓶颈,这样可以提高电路的工作频率,这就是所谓的 "流水线" 技术的基本设计思想,即 “插入流水线”,从而提高 Fmax,加快系统工作速度,增大吞吐量。值得注意的是,流水线设计会在原数据通路上加入延时,另外硬件面积也会稍有增加,这也是面积换速度的基本设计思想。
-
时钟
+关注
关注
10文章
1733浏览量
131445 -
时序逻辑电路
+关注
关注
2文章
94浏览量
16538 -
STA
+关注
关注
0文章
51浏览量
18958 -
VLSI
+关注
关注
0文章
73浏览量
42913 -
静态时序分析
+关注
关注
0文章
28浏览量
9586
发布评论请先 登录
相关推荐
评论