1 全面支持Intel 16!新思科技EDA流程及IP获认证,携手推动成熟应用领域创新-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

全面支持Intel 16!新思科技EDA流程及IP获认证,携手推动成熟应用领域创新

新思科技 来源:未知 2023-08-07 18:45 次阅读


  • 新思科技EDA数字和定制设计流程及半导体IP可提高芯片的功耗、性能和面积,同时将Intel 16制程工艺的集成风险降至最低

  • 基于英特尔代工服务加速器(IFS Accelerator)生态联盟,新思科技的解决方案可在英特尔代工服务提供的制程工艺上实现安全且先进的微电子技术开发


新思科技(Synopsys)近日宣布,其搭载了Synopsys.ai全栈式AI驱动型EDA解决方案的数字和定制设计流程已经通过英特尔代工服务(IFS)的Intel 16制程工艺认证,以助力简化功耗和空间受限型应用的芯片设计工作。与同样针对该制程工艺进行优化的高质量新思科技基础 IP和接口IP结合使用,客户能够在先进移动、射频物联网、消费、存储等领域成功实现甚至超越其设计目标。


此次合作展示了新思科技在推动任务关键型应用芯片设计和验证方面的关键作用。作为英特尔代工服务加速器(IFS Accelerator)生态联盟的重要成员,新思科技持续加速并保障基于先进制程的芯片设计和生产。



基于我们的制程工艺支持解决方案以及在英特尔制造方面的设计和开发经验,新思科技一直是英特尔代工服务的理想合作者。双方的共同客户可以在Intel 16制程工艺上采用新思科技EDA流程和IP,为其在消费等领域的SoC设计带来更高的芯片利用率。


Rahul Goyal

副总裁兼产品和设计生态系统支持总经理

英特尔



经过压力测试且拿来即用的流程


通过与英特尔代工服务的密切合作,新思科技强化了其数字和定制设计流程以实现更高效的布线和针对更小芯片面积的优化,同时降低功耗。该定制化、PPA驱动的设计参考流程不仅通过了测试芯片的流片验证,而且从设计到签收过程对每个工具都进行了压力测试,可以大幅提高生产率,并助力共同客户加速实现芯片成功。此外,新思科技QuickStart定制套件还提供经过验证的方法,可实现更高的质量和更快的周转时间。


Intel 16制程工艺是从平面制程节点通向FinFET技术的大门,能够以更少的掩膜和更简单的后端设计规则实现行业领先的性能。Intel 16可提供业界领先的射频和vwin 能力,非常适合存储控制器、射频(Wi-Fi、BT)、毫米波、消费类等领域的应用。



思科技和英特尔代工服务在帮助我们共同客户成功实现其芯片设计的同时,也持续为半导体行业的长足发展奠定坚实的基础。通过新思科技在Intel 16制程工艺上经过认证的EDA流程和经流片验证的IP,我们正携手以更超前的智能和更强大的连接推动智能万物世界的发展。


Shankar Krishnamoorthy

EDA事业部总经理

新思科技


上市情况


新思科技数字设计系列产品、新思科技定制设计系列产品以及新思科技接口和基础 IP现可用于先进的IFS制程工艺。


  • 扫描二维码了解新思科技数字设计系列产品更多信息


  • 扫描二维码了解新思科技定制设计系列产品更多信息


  • 扫描二维码了解新思科技接口IP更多信息


  • 扫描二维码了解新思科技基础IP更多信息











原文标题:全面支持Intel 16!新思科技EDA流程及IP获认证,携手推动成熟应用领域创新

文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 新思科技
    +关注

    关注

    5

    文章

    796

    浏览量

    50334

原文标题:全面支持Intel 16!新思科技EDA流程及IP获认证,携手推动成熟应用领域创新

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    上海EDA/IP创新中心成立,共筑集成电路生态新篇章

    在集成电路产业蓬勃发展的浪潮中,上海再次迈出坚实步伐,正式宣告上海EDA/IP创新中心的成立。这一举措不仅标志着我国EDA(电子设计自动化)与IP
    的头像 发表于 09-24 14:16 576次阅读

    思科EDA技术赋能万物智能时代创新

    近日,新思科技联合创始人兼执行主席Aart de Geus和新思科技首席执行官兼总裁Sassine Ghazi接受全球知名科技播客《Acquired》栏目邀请,共同分享了当前全球EDA(电子设计
    的头像 发表于 09-13 13:14 606次阅读

    思科技7月份行业事件

    思科技宣布推出面向英特尔代工EMIB先进封装技术的可量产多裸晶芯片设计参考流程,该流程采用了Synopsys.ai EDA全面解决方案和新
    的头像 发表于 08-12 09:50 578次阅读

    思科技PCIe 7.0验证IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解决方案,加速HPC和AI等万亿参数领域的芯片设计》中,新思科技宣布推出综合全面的PCI
    的头像 发表于 07-24 10:11 646次阅读
    新<b class='flag-5'>思科</b>技PCIe 7.0验证<b class='flag-5'>IP</b>(VIP)的特性

    思科携手英特尔推出可量产Multi-Die芯片设计解决方案

    思科技(Synopsys)近日宣布推出面向英特尔代工EMIB先进封装技术的可量产多裸晶芯片设计参考流程,该流程采用了Synopsys.ai EDA
    的头像 发表于 07-16 09:42 568次阅读

    思科技面向英特尔代工推出可量产的多裸晶芯片设计参考流程,加速芯片创新

    3DIC Compiler协同设计与分析解决方案结合新思科IP,加速英特尔代工EMIB技术的异构集成 摘要: 新思科技人工智能(AI)驱动型多裸晶芯片(Multi-die)设计参考流程
    发表于 07-09 13:42 784次阅读

    思科技推出业界首款PCIe 7.0 IP解决方案

    《Acquired》栏目邀请,共同分享了当前全球EDA(电子设计自动化)领域的前沿技术进展,以及EDA如何加速人工智能(AI)、智能汽车等核心科技产业变革,赋能万物智能时代加速到来。   新
    的头像 发表于 06-29 15:13 611次阅读

    思科技与台积公司深化EDAIP合作

    思科技近日与台积公司宣布,在先进工艺节点设计领域开展了广泛的EDAIP合作。双方的合作成果已经成功应用于一系列人工智能、高性能计算和移动设计领域
    的头像 发表于 05-13 11:04 507次阅读

    思科技与台积公司深度合作,推动芯片设计创新

     新思科EDA事业部战略与产品管理副总裁Sanjay Bali表示:“新思科技在可投产的EDA流程
    的头像 发表于 05-11 16:25 433次阅读

    思科技面向台积公司先进工艺加速下一代芯片创新

     新思科携手台积公司共同开发人工智能驱动的芯片设计流程以优化并提高生产力,推动光子集成电路领域的发展,并针对台积公司的2纳米工艺开发广泛的
    发表于 05-11 11:03 435次阅读
    新<b class='flag-5'>思科</b>技面向台积公司先进工艺加速下一代芯片<b class='flag-5'>创新</b>

    是德科技、新思科技和Ansys推出全新集成射频设计迁移流程

    近日,是德科技、新思科技和Ansys携手,共同推出了一个革命性的集成射频(RF)设计迁移流程。这一流程旨在助力台积电从N16制程无缝升级到N
    的头像 发表于 05-11 10:42 376次阅读

    思科携手英伟达:基于加速计算、生成式AI和Omniverse释放下一代EDA潜能

    将双方数十年的合作深入扩展到新思科EDA全套技术栈 摘要: 新思科携手英伟达,将其领先的AI驱动型电子设计自动化(EDA)全套技术栈部署
    发表于 03-20 13:43 271次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>携手</b>英伟达:基于加速计算、生成式AI和Omniverse释放下一代<b class='flag-5'>EDA</b>潜能

    思科携手英特尔加速Intel 18A工艺下高性能芯片设计

    思科技数字和模拟 EDA 流程经过认证和优化,针对Intel 18A工艺实现功耗、性能和面积目标
    的头像 发表于 03-05 17:23 529次阅读

    思科技与英特尔深化合作,以新思科IP和经Intel 18A工艺认证EDA流程加速先进芯片设计

     芯片制造商与EDA解决方案和广泛的IP组合紧密合作, 能够提升产品性能并加快上市时间 摘要: 新思科技数字和模拟EDA流程经过
    发表于 03-05 10:16 346次阅读

    Cadence数字和定制/模拟流程通过Intel 18A工艺技术认证

    Cadence近日宣布,其数字和定制/模拟流程Intel的18A工艺技术上成功通过认证。这一里程碑式的成就意味着Cadence的设计IP全面
    的头像 发表于 02-27 14:02 618次阅读