1 浅析clock gating模块电路结构-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析clock gating模块电路结构

ruikundianzi 来源:IC的世界 2023-09-11 12:24 次阅读

ICG(integrated latch clock gate)就是一个gating时钟的模块,通过使能信号能够关闭时钟。常用场景:低功耗状态下,关闭部分时钟源;无毛刺时钟动态切换等。

如图所示为一款ICG电路结构图,输入时钟为CK,输出时钟为ECK,E为使能信号,E为0表示关闭时钟,ECK输出为0。

51f19cf0-5058-11ee-a25d-92fbcf53809c.png

结合波形图和电路结构图,可以看到:

当CK为0时,ECK 恒定为0, q值为E:如果E为1,则q为1,如果E为0,则q为0。

当CK为1时,ECK 恒定为q(n),即对应的上一次CK为0时,锁存的E值。 因此最终的效果就是,只要E配置成了0,那么ECK会在CK的下降沿跳变成0,随后只要E保持为0,那么ECK一直为0。 当E从0跳变成1时,ECK会在CK的下一个上升沿跳变成1.

52093d2e-5058-11ee-a25d-92fbcf53809c.png522eec36-5058-11ee-a25d-92fbcf53809c.png524f3392-5058-11ee-a25d-92fbcf53809c.png

NOTE: 建议先将E输入信号同步到CK时钟域,这样E的跳变会发生在CK上升沿附近,因此在CK处于低电平时,E已稳定,有足够的时间驱动q值,使q达到标准电压阈值,而不是介于0/1之间的电压,从而保证了ECK的驱动能力。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁存器
    +关注

    关注

    8

    文章

    906

    浏览量

    41495
  • 时钟信号
    +关注

    关注

    4

    文章

    448

    浏览量

    28542
  • 标准电压
    +关注

    关注

    0

    文章

    2

    浏览量

    1320

原文标题:clock gating 模块电路结构

文章出处:【微信号:IP与SoC设计,微信公众号:IP与SoC设计】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    降低电路漏电功耗的低功耗设计方法

    : 在电路中的某些模块进入休眠或者空闲模式时,我们可以使用之前讲过的Clock Gating技术来降低它们的动态功耗,但是无法降低它们的静态功耗。而Power/Ground
    的头像 发表于 09-16 16:04 1.2w次阅读
    降低<b class='flag-5'>电路</b>漏电功耗的低功耗设计方法

    clock-gating的综合实现

    在ASIC设计中,项目会期望设计将代码写成clk-gating风格,以便于DC综合时将寄存器综合成clk-gating结构,其目的是为了降低翻转功耗。
    的头像 发表于 09-04 15:55 1878次阅读
    <b class='flag-5'>clock-gating</b>的综合实现

    浅析开关型稳压电源结构原理

    浅析开关型稳压电源结构原理
    发表于 08-06 12:57

    电源滤波电路浅析

    电源滤波电路浅析
    发表于 02-06 23:48

    浅析TVS管的结构特性

    `<p> 浅析tvs管的结构特性  电网中的工频过电压、谐振过电压及瞬态电压,包括操作过电压和雷电过电压,这些危险浪涌能量无法泄放或吸收,而侵入电气设备内部电路,就能
    发表于 11-05 14:21

    交流白光LED灯驱动电路浅析

    交流白光LED灯驱动电路浅析
    发表于 12-22 16:21 84次下载
    交流白光LED灯驱动<b class='flag-5'>电路</b><b class='flag-5'>浅析</b>

    浅析交流发电机转子绕组端部结构

    浅析交流发电机转子绕组端部结构_孟永奇
    发表于 01-01 15:44 0次下载

    基于SCM算法为CPU电压调节设计研究

    。 CPU 低功耗技术很多,譬如时钟门控技术(Clock gating ),电源门控技术(Power gating )和动态电压频率调节技术(DVFS) 等。其中Clock
    发表于 10-28 14:11 0次下载
    基于SCM算法为CPU电压调节设计研究

    浅析LLC谐振电路的拓扑结构电路仿真

    浅析LLC谐振电路的拓扑结构电路仿真
    发表于 11-17 17:56 99次下载

    低功耗设计基础:Clock Gating

    大多数低功耗设计手法在严格意义上说并不是由后端控制的,Clock Gating也不例外。
    的头像 发表于 06-27 15:47 1806次阅读
    低功耗设计基础:<b class='flag-5'>Clock</b> <b class='flag-5'>Gating</b>

    AND GATE的clock gating check简析

    一个cell的一个输入为clock信号,另一个输入为gating信号,并且输出作为clock使用,这样的cell为gating cell。
    的头像 发表于 06-29 15:28 3154次阅读
    AND GATE的<b class='flag-5'>clock</b> <b class='flag-5'>gating</b> check简析

    低功耗之门控时钟设计

    充分考虑,在综合时(compile_ultra -gate_clock)即可自动mapping到clock gating结构上去。
    的头像 发表于 06-29 17:23 3911次阅读
    低功耗之门控时钟设计

    Clock Gating的特点、原理和初步实现

    当下这社会,没有几万个Clock Gating,出门都不好意思和别人打招呼!
    的头像 发表于 07-17 16:50 4348次阅读
    <b class='flag-5'>Clock</b> <b class='flag-5'>Gating</b>的特点、原理和初步实现

    ASIC的clock gating在FPGA里面实现是什么结果呢?

    首先,ASIC芯片的clock gating绝对不能采用下面结构,原因是会产生时钟毛刺
    发表于 08-25 09:53 1034次阅读
    ASIC的<b class='flag-5'>clock</b> <b class='flag-5'>gating</b>在FPGA里面实现是什么结果呢?

    SOC设计中Clock Gating的基本原理与应用讲解

    SOC(System on Chip,片上系统)设计中,时钟信号的控制对于整个系统的性能和功耗至关重要。本文将带您了解SOC设计中的一种时钟控制技术——Clock Gating,通过Verilog代码实例的讲解,让您对其有更深入的认识。
    的头像 发表于 04-28 09:12 2156次阅读