0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

理解倒装芯片和晶片级封装技术及其应用

半导体封装工程师之家 来源:半导体封装工程师之家 作者:半导体封装工程师 2023-12-14 17:03 次阅读

b569ecba-9892-11ee-be60-92fbcf53809c.jpg

欢迎了解

1 引言

半导体技术的进步大大提高了芯片晶体管数量和功能, 这一集成规模在几年前是无法想象的。因此, 如果没有IC封装技术快速的发展, 不可能实现便携式电子产品的设计。在消费类产品小型化和更轻、更薄发展趋势的推动下, 制造商开发出更小的封装类型。最小的封装当然是芯片本身, 图 1 描述了 IC 从晶片到单个芯片的实现过程, 图 2 为一个实际的晶片级封装 (CSP) 。

b576833a-9892-11ee-be60-92fbcf53809c.png

b57df08e-9892-11ee-be60-92fbcf53809c.png

晶片级封装的概念起源于 1990 年, 在 1998 年定义的 CSP 分类中, 晶片级 CSP 是多种应用的一种低成本选择, 这些应用包括 EEPROM等引脚数量较少的器件, 以及ASIC微处理器。 CSP 采用晶片级封装 (WLP) 工艺加工, WLP 的主要优点是所有装配和测试都在晶片上进行。随着晶片尺寸的增大、管芯的缩小, WLP 的成本不断降低。作为最早采用该技术的公司, Dallas Semiconductor 在 1999 年便开始销售晶片级封装产品。

2 命名规则

业界在 WLP 的命名上还存在分歧。 CSP 晶片级技术非常独特, 封装内部并没有采用键合方式。封装芯片的命名也存在分歧。常用名称有: 倒装芯片 (STMicroelectronics 和 Dallas Semiconductor TM ) 、CSP 、晶片级封装、 WLCSP 、 WL- CSP 、 MicroSMD(Na-tional Semiconductor) 、 UCSP (MaximIntegrated Prod-ucts) 、凸起管芯以及 MicroCSP(AnalogDevices) 等。

对于 Maxim/Dallas Semiconductor , “倒装芯片”和“晶片级封装”, 最初是所有晶片级封装的同义词。过去几年中, 封装也有了进一步地细分。在本文以及所有 Maxim资料中, 包括公司网站, “倒装芯片”是指焊球具有任意形状、可以放在任何位置的晶片级封装管芯 ( 边沿有空隙 ) 。 “晶片级封装”是指在间隔规定好的栅格上有焊球的晶片级封装管芯。图 3 解释了这些区别, 值得注意的是, 并不是所有栅格位置都要有焊球。图 3 中的倒装芯片尺寸反映了第一代 Dallas Semiconductor 的 WLP 产品; 晶片级封装尺寸来自各个供应商, 包括 Maxim 。目前, Maxim 和 Dallas Semiconductor推出的新型晶片级封装产品的标称尺寸如表 1 所列。

b58a4ffa-9892-11ee-be60-92fbcf53809c.png

b597308a-9892-11ee-be60-92fbcf53809c.png

3 晶片级封装 (WLP) 技术

提供 WLP 器件的供应商要么拥有自己的 WLP生产线, 要么外包封装工艺。各种各样的生产工艺必须能够满足用户的要求, 确保最终产品的可靠性。美国亚利桑那州凤凰城的FCI、美国北卡罗莱纳州的 Unitive 建立了 WLP 技术标准, 产品名为 UltraCSP (FCI) 和 Xtreme (Unitive) 。 Amkor在并购 Unitive后, 为全世界半导体行业提供 WLP 服务。

在电路 / 配线板上, 将芯片和走线连接在一起的焊球最初采用锡铅共晶合金 (Sn63Pb37) 。为了减少电子产品中的有害物质 (RoHS) , 半导体行业不得不采用替代材料, 例如无铅焊球 (Sn96.5Ag3Cu0.5) 或者高铅焊球 (Pb95Sn5) 。每种合金都有其熔点, 因此, 在元器件组装回流焊工艺中, 温度曲线比较特殊, 在特定温度上需保持一段时间。

集成电路的目的在于提供系统所需的全部电子功能, 并能够装配到特定封装中。芯片上的键合焊盘通过线键合连接至普通封装的引脚上。普通封装的设计原则要求键合焊盘位于芯片周界上。为避免同一芯片出现两种设计 ( 一种是普通封装,另一种是 CSP) , 需要重新分配层连接焊球和键合焊盘。

4 晶片级封装器件的可靠性

晶片级封装 ( 倒装芯片和 UCSP) 代表一种独特的封装外形, 不同于利用传统的机械可靠性测试的封装产品。封装的可靠性主要与用户的装配方法、电路板材料以及其使用环境有关。用户在考虑使用 WLP 型号之前, 应认真考虑这些问题。首先必须进行工作寿命测试和抗潮湿性能测试, 这些性能主要由晶片制造工艺决定。机械压力性能对WLP 而言是比较大的问题, 倒装芯片和 UCSP 直接焊接后, 与用户的PCB连接, 可以缓解封装产品铅结构的内部压力。因此, 必须保证焊接触点的完整性。

5 结束语

目前的倒装芯片和 CSP 还属于新技术, 处于发展阶段。正在研究改进的措施是将采用背面叠片覆层技术 (BSL) , 保护管芯的无源侧, 使其不受光和机械冲击的影响, 同时提高激光标识在光照下的可读性。除了 BSL , 还具有更小的管芯厚度, 保持装配总高度不变。 Maxim UCSP 尺寸 ( 参见表 1) 说明了 2007年 2 月产品的封装状况。依照业界一般的发展趋势, 这些尺寸有可能进一步减小。因此, 在完成电路布局之前, 应该从各自的封装外形上确定设计的封装尺寸。

此外, 了解焊球管芯 WLP 合金的组成也很重要, 特别是器件没有声明或标记为无铅产品时。带有高铅焊球 (Pb95Sn5) 的某些器件通过了无铅电路板装配回流焊工艺测试, 不会显著影响其可靠性。采用共晶 SnPb 焊球的器件需要同类共晶 SnPb 焊接面, 因此, 不能用于无铅装配环境。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 封装
    +关注

    关注

    124

    文章

    7534

    浏览量

    141952
  • 倒装芯片
    +关注

    关注

    1

    文章

    83

    浏览量

    16132
  • 晶片级
    +关注

    关注

    0

    文章

    2

    浏览量

    5592
  • wlp
    wlp
    +关注

    关注

    0

    文章

    13

    浏览量

    10690
收藏 人收藏

    评论

    相关推荐

    芯片热管理,倒装芯片封装“难”在哪?

    底部填充料在集成电路 倒装 芯片 封装中扮演着关键的角色。在先进 封装 技术中,底部填充料被用于多种目的,包括缓解
    的头像 发表于08-22 17:56 518次阅读
    <b class='flag-5'>芯片</b>热管理,<b class='flag-5'>倒装</b><b class='flag-5'>芯片</b><b class='flag-5'>封装</b>“难”在哪?

    BGA倒装芯片焊接中的激光植锡球技术应用

    BGA 倒装 芯片焊接中的激光植锡球 技术应用
    的头像 发表于08-14 13:55 109次阅读
    BGA<b class='flag-5'>倒装</b><b class='flag-5'>芯片</b>焊接中的激光植锡球<b class='flag-5'>技术</b>应用

    浅谈FCCSP倒装芯片封装工艺

    不断增加 封装中的输入/输出(I/O)数量, 封装解决方案正从传统的线键 封装倒装 芯片互连迁移,以满足这些要求。对于具有多种功能和异构移动应用的
    的头像 发表于03-04 10:06 1697次阅读
    浅谈FCCSP<b class='flag-5'>倒装</b><b class='flag-5'>芯片</b><b class='flag-5'>封装</b>工艺

    倒装焊器件封装结构设计

    共读好书 敖国军 张国华 蒋长顺 张嘉欣 (无锡中微高科电子有限公司) 摘要: 倒装焊是今后高集成度半导体的主要发展方向之一。 倒装焊器件 封装结构主要由外壳、 芯片、引脚(焊球、焊柱、针)
    的头像 发表于02-21 16:48 478次阅读
    <b class='flag-5'>倒装</b>焊器件<b class='flag-5'>封装</b>结构设计

    芯片倒装Flip Chip封装工艺简介

    倒装 芯片 技术,也被称为FC 封装 技术,是一种先进的集成电路 封装
    的头像 发表于02-19 12:29 3024次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>倒装</b>Flip Chip<b class='flag-5'>封装</b>工艺简介

    倒装芯片晶片封装技术的区别

    半导体 技术的进步大大提高了 芯片晶体管数量和功能, 这一集成规模在几年前是无法想象的。因此, 如果没有 IC 封装 技术快速的发展, 不可能实现便携式电子产品的设计。
    发表于12-15 17:16 357次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>芯片</b>和<b class='flag-5'>晶片</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>的区别

    浅析倒装芯片晶片封装技术及其应用

    半导体 技术的进步大大提高了 芯片晶体管数量和功能, 这一集成规模在几年前是无法想象的。
    的头像 发表于12-11 18:15 743次阅读
    浅析<b class='flag-5'>倒装</b><b class='flag-5'>芯片</b>和<b class='flag-5'>晶片</b><b class='flag-5'>级</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b><b class='flag-5'>及其</b>应用

    先进倒装芯片封装

    详细介绍了FC 技术,bumping 技术,underfill 技术和substrate 技术,以及 倒装 封装
    发表于11-01 15:25 8次下载

    倒装芯片封装选择什么样的锡膏?

    封装 倒装芯片
    jf_17722107
    发布于 :2023年10月31日 14:10:23

    倒装芯片封装选择什么样的锡膏?

    介绍 倒装 芯片 封装选择什么样的锡膏?
    的头像 发表于10-31 13:16 644次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>芯片</b><b class='flag-5'>封装</b>选择什么样的锡膏?

    倒装芯片芯片级封装的由来

    封装(WLP) 技术的发展。接下来讨论了使用晶圆 封装器件的实际方面。讨论的主题包括:确定给定器件的
    的头像 发表于10-16 15:02 728次阅读

    倒装芯片封装选择什么样的锡膏?

    简单介绍 倒装 芯片 封装工艺过程中选择锡膏的基本知识
    的头像 发表于09-27 08:59 595次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>芯片</b><b class='flag-5'>封装</b>选择什么样的锡膏?

    倒装晶片贴装设备

    倒装 晶片(Flip Chip)贴装属于先进半导体组装(Advanced Semiconductor Assembly),常见的应用有无线天线、蓝牙、硬盘磁头、元件 封装、智能传感器和一些医用高精密设备等。
    发表于09-26 15:47 588次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>晶片</b>贴装设备

    倒装晶片的组装工艺流程

    相对于其他的IC元件,如BGA和CSP等, 倒装 晶片装配工艺有其特殊性,该工艺引入了助焊剂工艺和底部填充工 艺。因为助焊剂残留物(对可靠性的影响)及桥连的危险,将 倒装 芯片贴装于锡膏上不是
    发表于09-22 15:13 643次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>晶片</b>的组装工艺流程

    倒装晶片装配对供料器的要求

    要满足批量高速高良率的生产,供料 技术也相当关键。 倒装 晶片的包装方式主要有2×2和4×4 in JEDEC盘, 20O mm或300 mm晶圆盘(Wafer),还有卷带料盘(Reel)。对应的供料器有
    发表于09-21 15:31 331次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>晶片</b>装配对供料器的要求