1 无法在层堆栈中删除层的的解决方案-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

无法在层堆栈中删除层的的解决方案

Altium 来源:Altium 2023-12-15 17:13 次阅读

在使用Altium Designer的过程中

我们收到许多用户的提问

Q&A系列将针对用户关注度较高的问题

请Altium技术专家为大家答疑解惑

本文描述了PCB文档中阻止用户在Layer Stack Manager中删除层的场景。

问题:用户无法在Layer Stack Manager中删除层,该选项变为灰色。

以下是两种可能的解决方案;

针对非对称电路板的堆栈对称锁功能。

Altium Designer 20.1之前版本对相邻内芯Core/预浸材料Prepreg的限制。

解决方案1(针对堆栈对称问题):

在某些情况下,可能是由于从其他电路板导入或复制/粘贴造成的,会导致层的创建造成非对称的电路板堆栈。

在Layer Stack Manager的属性面板中有一个Stack Symmetry选项。启用该选项后,如果出现非对称堆栈,则该选项将使层无法被删除。

在这种情况下,如需解决这一问题,请取消Stack Symmetry复选框,这将允许用户删除层。当启用Stack Symmetry选项时,软件将执行堆栈对称性检查,但某些板级操作可以绕过该检查以创建信号/平面层。

解决方案2(针对堆栈几何形状限制问题):

在Altium Designer 19中,存在不允许两个内芯板Core堆叠在一起的限制。

这种限制会导致错误状态并使层无法被删除。此问题已经在Altium Designer 20.1.7版本中得到了解决。

如需在AD19中修复这一堆栈问题,您也可以按以下步骤操作:

检查所有的层名称,并根据需要对层进行重命名,以确保其唯一性。

将其中一个相邻内芯板的Type从Core改为Prepreg。

待所有错误解决后,即可删除层。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4318

    文章

    23079

    浏览量

    397434
  • altium
    +关注

    关注

    47

    文章

    945

    浏览量

    118106
  • Designer
    +关注

    关注

    0

    文章

    122

    浏览量

    35781
  • 堆栈
    +关注

    关注

    0

    文章

    182

    浏览量

    19753

原文标题:【Q&A】无法在层堆栈中删除层

文章出处:【微信号:AltiumChina,微信公众号:Altium】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    避开假八的温柔陷阱----浅谈六板的叠

    《PCB的筋骨皮》一文,我们提出了当板厚1.6mm及以上时,怎样避免使用假八的叠,而导致PCB成本增加的问题。感觉大家的回答很踊跃
    发表于 05-29 07:26

    避开PCB假八结构的温柔陷阱---浅谈六板的叠

    《PCB的筋骨皮》一文,我们提出了当板厚1.6mm及以上时,怎样避免使用假八的叠,而导致PCB成本增加的问题。感觉大家的回答很踊跃
    发表于 05-30 07:20

    pcb layout层叠结构设计的注意事项介绍

    无法实现,弥补的方式就是添加芯板(无铜),导致8板按照6板使用,成本增加,成功入坑。注意事项是:初学者设计6pcb时,要注意层叠结构
    发表于 06-03 08:03

    什么是WiMAX物理信号测试解决方案

    什么是WiMAX物理信号测试解决方案?有什么作用?
    发表于 08-08 08:04

    请问stm32多少堆栈

    stm32多少堆栈8051单片机有8,那stm32位单片机呢?
    发表于 05-06 04:35

    避开PCB假八结构的温柔陷阱---浅谈六板的叠

    《PCB的筋骨皮》一文,我们提出了当板厚1.6mm及以上时,怎样避免使用假八的叠,而导致PCB成本增加的问题。感觉大家的回答很踊跃
    发表于 03-07 16:04

    TCP/IP5模型,应用是如何与传输连接的?

    以TCP/IP5模型,应用是如何与传输连接的 “封装”又是指什么?显示全部
    发表于 10-28 06:53

    cam350的编辑

    cam350的编辑 CAM350的编辑功能基本包括增加/删除、更改各层顺序、设置
    发表于 01-29 19:57 6412次阅读

    如何将PADS2005多余的删除

    如何将PADS2005多余的删除 如何在PADS2005删除多余的?比如原来的设计是4
    发表于 10-28 10:50 7220次阅读

    PADS2007如何将多余的删除

    现在很多公司为了降低成本,把目光转向了PCB,比如把原来的六板改成四板,PADS2007就多出两个无用的,很多人觉得别扭,总想把它
    发表于 11-11 17:48 1.3w次阅读

    MIPI物理测试解决方案

    本文档介绍了MIPI物理测试解决方案,供网友参考。
    发表于 09-12 16:46 7次下载
    MIPI物理<b class='flag-5'>层</b>测试<b class='flag-5'>解决方案</b>

    963D NAND 2019年量产或有希望,对应的解决方案已经就绪

    (Toshiba)等业者都将进一步推出96QLC颗粒。 为了因应即将量产的新一代NAND Flash规格特性,控制器业者群联已备妥对应的解决方案
    发表于 06-11 09:16 4590次阅读

    堆栈导出PDF时缺少底部表面处理

    为存档而在*.PcbDoc中放置堆栈表等文档时可能会遇到一些问题,因为它可能不支持所有新增元素,例如,表面处理。Altium认为旧方法有些过时,因此希望能引导您使用Draftsman。
    的头像 发表于 11-25 10:43 841次阅读

    如何在堆栈管理器定义单层板?

    如何在堆栈管理器定义单层(单面)板?电路板目前有两,但Layer Stack Manager不允许我删除其中一个信号
    的头像 发表于 11-10 15:19 797次阅读

    神经网络的卷积、池化与全连接

    深度学习,卷积神经网络(Convolutional Neural Network, CNN)是一种特别适用于处理图像数据的神经网络结构。它通过卷积、池化和全连接
    的头像 发表于 07-11 14:18 5414次阅读