1 晶体管是怎么做得越来越小的?-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

晶体管是怎么做得越来越小的?

贞光科技 2023-12-19 16:29 次阅读

上次我的文章解释了所谓的7nm不是真的7nm,是在实际线宽无法大幅缩小的前提下,通过改变晶体管结构的方式缩小晶体管实际尺寸来达到等效线宽的效果

那么新的问题来了:从平面晶体管结构(Planar)到立体的FinFET结构,我们比较容易理解晶体管尺寸缩小的原理。如下图所示:

wKgaomWBVE2AcZq_AANrT_w2nW4113.jpg

那么从20nm开始到3nm,晶体管的结构都是FinFET的。结构没有变化的条件下,晶体管尺寸是如何缩小那么多的呢?

之前网络上的解释是:某公司的7nm技术是采用了多重曝光方法以后提升了分辨率

其实这种说法是错误的,或者说至少是有很大误导性的

多重曝光技术是现代先进半导体工艺里的一个通用技术了,如果我没有记错,从32nm或者28nm工艺节点开始,多重曝光技术就已经被应用了

所以从14nm到7nm工艺,如果不是用EUV替代DUV,那现有的光刻技术是无法大幅度降低现况的。也就是说,要缩小晶体管的尺寸,必须另找办法

微缩晶体管的尺寸的方法不少,各家都有自己的绝活和妙招,我这里讲几个常用的方法

首先,一个CMOS晶体管里无论是P管还是N管,它的鳍片(Fin)的数量一定不止一个。因为单个Fin太细,通过的电流不够大,所以需要多个Fin并联来提高电流

在Fin的间距不变的情况下,Fin的数量就决定了晶体管的高度。所以行业里要缩小晶体管的尺寸,就是尽量减少每个MOS管里需要的Fin的数量

由下图可知,从左到右,晶体管的鳍片数量从4个减少到3个,然后是2个。这样整个晶体管的面积就大幅缩小了。从20nm一直到5nm甚至3nm,这个数量一直在减少(当然,通过采用EUV和多重曝光技术,Fin的间距也是同时在不断缩小)

wKgZomWBVE2AKNUtAAOXyLvWWgQ839.jpg

上图里Track这个词是衡量晶体管高度的一个单位。它实际上是第1、2层金属层里最细的连线的间距大小。一个间距大小就是一个Track,晶体管高度是连线间距的几倍,就叫几个Tracks

金属连线的间距值MxP和栅极线条最小间距CPP值(上图里竖直方向的红色线条)就基本反映了图形加工工艺的水平,也决定了晶体管的大小

详细说明见我文章:关于芯片的7nm到底是个啥,我得继续讲讲

另外,还有一个比较巧妙的路径就是:如果不能缩小晶体管的面积,那我们也可以缩小晶体管之间的间隔空间来实现密度提升啊

晶体管之间要做电性能隔离,一般都是用扩散层实现的,这个叫Diffusion Breaks。原本每个晶体管各自有一个隔离带,叫DDB(Double Diffusion Breaks),现在为了节约空间,只用一个隔离带了,叫SDB(Single Diffusion Breaks)

就好比你家院子和邻居院子如果各修一个篱笆,自然会占用更多土地面积。于是你们两家商量一下,想办法合建一个篱笆来隔离,自然就能多出一些空间来

下面两张图分别是DDB和SDB的俯视图和横截面示意图,大家看了自然就会明白

wKgaomWBVE2ASH-RAAIR1DE5CSI065.jpg

wKgaomWBVE2AbganAAD4lgtiwBI650.jpg

另外,Intel家还在很早就开发了一种叫COAG(Contact Over Active Gate)的技术。原本需要在空白地方制作栅极接触点会占用额外的空间,所以Intel想办法把接触点的位置直接做到了栅极的上面,就可以节约大量空间。如下图所示:

wKgZomWBVE2AfQ9PAADh40dGO-Y321.jpg

这个想法当然是非常绝妙的。但可惜的是,由于各种原因,这个技术的良率一直做不好,直接影响了Intel先进工艺的开发进度。这也是他家工艺逐渐被台积电和三星赶上并超越的重要原因之一吧

以上就是几个缩小晶体管尺寸的常用技术方案了。其实还有其它很多微缩的方法,比如用金属钴(Co)代替铜,用空腔代替传统金属连线介电层等方案来缩小BEOL段的金属连线尺寸的方法。限于篇幅,我这里就不展开讲了

wKgZomWBVE2AXAtuAALCYDXmNQw508.jpg

不管如何,怎么样?上面这张表里红框部分的内容你是不是一下就看懂了?瞬间觉得自己长知识了的感觉有没有?

注:转载至 半导体综研 文中观点仅供分享交流,不代表贞光科技立场,如涉及版权等问题,请您告知,我们将及时处理!

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50713

    浏览量

    423109
  • CMOS
    +关注

    关注

    58

    文章

    5710

    浏览量

    235401
  • 晶体管
    +关注

    关注

    77

    文章

    9682

    浏览量

    138071
收藏 人收藏

    评论

    相关推荐

    cs1237两个差分线,正极端电压大于负极端,两者相差越大,读出来的数据越来越小

    尝试加上补码转原码也是一样,压差越来越大,数值越来越小,正常不应该是越来越大吗?
    发表于 03-30 10:52

    没有半导体的晶体管有望开启新的电子设备时代

    几十年来,电子设备变得越来越小,科学家们现已能将数百万个半导体集成在单个硅芯片上。天一通讯科技,变号软件,该研究的领导者、密歇根理工大学的物理学家叶跃进(音译)表示:“以目前的技术发展形势看,10年到20年间,这种晶体管不可能变得更小。半导体还有另一个先天不足,即会以热的
    发表于 07-03 10:44

    晶体管发射极结间的正向压差越大电流是越小

    晶体管发射极结间的正向压差越大电流是越小
    发表于 01-19 22:27

    晶体管的主要参数

    或使其特性变坏。(5) 集电极--发射极反向电流ICEOICEO是指晶体管基极开路时,集电极、发射极间的反向电流,也称穿透电流。ICEO越小越好,现在应用较多的硅晶体管,其ICEO都很小,在1A以下
    发表于 06-13 09:12

    差分放大器AD8139单端输入频率增加,输出的差分信号幅度会越来越小

    我最近在使用AD8139这个片子,采用的是单端转差分的形式,随着我单端输入频率增加,输出的差分信号幅度会越来越小。比如我单端输入幅值为2V的4k信号,输出差分信号各自幅值为1v,这是正确的;但假如我单端输入2V的10MHz信号,输出基本就为0(没有交流信号了),请问这是什么原因?
    发表于 02-27 10:04

    概述晶体管

    晶体管的代表形状晶体管分类图:按照该分类,掌握其种类1. 按结构分类根据工作原理不同分类,分为双极晶体管和单极晶体管。双极晶体管双是指Bi(
    发表于 05-05 01:31

    ARM处理器让全自动生化分析仪越来越小

    飞凌嵌入式-ARM处理器让全自动生化分析仪越来越小
    发表于 12-30 06:44

    什么是晶体管 晶体管的分类及主要参数

    晶体管。随着半导体刻蚀技术的发展,大规模集成电路的集成度越来越高。以动态随机存取存储器(DRAM)为例,其集成度正以每两年近四倍的速度增长,预计单电子晶体管将是最终目标。目前,平均存储器包含
    发表于 02-03 09:36

    单电子晶体管

    单电子晶体管 用一个或者少量电子就能记录信号的晶体管。随着半导体刻蚀技术和工艺的发展,大规模集成电路的集成度越来越高。
    发表于 11-05 11:34 873次阅读

    拯救摩尔定律 IBM 9nm工艺碳纳米晶体管

    根据最新消息,IBM成功利用碳纳米材料,在单个芯片上集成了上万个9nm制程工艺的晶体管,相信大家对于著名的摩尔定律都略知一二,但是随着集成电路晶体管尺寸越来越小,CPU内存等
    发表于 11-08 10:28 3466次阅读

    MEMS技术让麦克风越来越小

    麦克风是一种将声压波转换为电信号的换能器。在音频信号链中有越来越多的传感器与其它元件集成在一起,ME MS 技术则使得麦克风越来越小,并且可以提供模拟或数字输出。 模拟和数字麦克风输出信号在设计中
    发表于 09-14 16:23 43次下载
    MEMS技术让麦克风<b class='flag-5'>越来越小</b>

    为何c盘空间越来越小

    针对于电脑上的回收站,这将是会导致C盘空间越来越小的第一个原因。当我们在电脑上删除一些文件后,这些文件会暂存在回收站里,若是我们没有将其彻底清除,这部分被暂时删除的文件便就会占用了C盘的空间大小。
    的头像 发表于 03-08 16:45 5038次阅读

    晶体管对于CPU有什么影响

    CPU使用数十亿个微型晶体管,电子门打开和关闭以执行计算。晶体管越小,所需的功率就会越小。7nm和10nm是这些晶体管尺寸的测量尺寸。nm是
    的头像 发表于 08-18 10:02 7038次阅读

    人工智能AI正在进入到越来越小的物联网设备中

    ”走向“边缘”,进入到越来越小的物联网设备中。在终端和边缘侧的微处理器上,实现的机器学习过程,被称为微型机器学习,即TinyML。 分布最广的物联网设备往往体积很小、电量有限。它们被作为终端硬件,通过嵌入式传感器采集各
    的头像 发表于 04-01 10:02 1911次阅读
    人工智能AI正在进入到<b class='flag-5'>越来越小</b>的物联网设备中

    基于量子干涉技术的单分子晶体管问世

    随着晶体管变得越来越小,以便在更小的占地面积内容纳更多的计算能力。一个由英国、加拿大和意大利研究人员组成的团队开发了一种利用量子效应的单分子晶体管,利用量子干涉来控制电子流。
    的头像 发表于 04-08 11:40 618次阅读