1 原理图设计阶段如何考虑静电防护设计-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

原理图设计阶段如何考虑静电防护设计

记得诚 来源:记得诚 2024-01-03 09:32 次阅读

大家都知道在设计阶段解决问题的成本是最低,同样道理在原理图设计阶段做好关键信号、敏感电路的防护设计可以达到事半功倍的效果,本期将与大家探讨在原理图的设计阶段如何考虑静电防护设计。

一、防护对象识别方法

1.1 根据应用手册识别防护对象

对于芯片级的防护对象识别应根据原厂提供的应用手册,结合以往的使用经验来识别敏感信号,或者说防护对象。

54f2abc6-a9ca-11ee-8b88-92fbcf53809c.png

图1:原厂应用手册(AP)防护设计说明

1.2 根据端口信号类型识别防护对象

根据静电放电测试标准要求可知,外部端口根据其结构类型分别需要做不同的静电放电测试。所以针对外部互连端口在原理图设计阶段需要重点关注静电放电防护设计,具体端口类型如下:

54ff41a6-a9ca-11ee-8b88-92fbcf53809c.png

图2:外部塑胶按键、屏蔽缝隙空气放电测试

550980d0-a9ca-11ee-8b88-92fbcf53809c.png

图3:金属端子外壳测试接触放电、塑胶端子测试空气放电

1.3 根据信号类型识别防护对象

除外部互连端口信号需要重点考虑静电放电防护,系统内部互连端口也需要重点考虑静电放电防护之外,板内的小信号、关键信号、敏感信号也需要重点考虑静电放电防护。

板内需要重点关注的防护信号如:复位信号、通讯信号、串行Flash通讯信号、敏感GPIO信号、vwin 信号、高速差分信号等。

二、电路级ESD防护设计

集成电路IC经受静电放电(ESD)时,放电回路电阻通常很小,无法限制放电电流,造成高达数十安培的瞬间放电尖峰电流,流入相应的IC管脚,瞬间大电流会严重损伤IC,甚至造成IC内部烧毁。

当集成电路IC经受静电放电(ESD)时的尖峰脉冲电压时,会引起IC内部死锁;当脉冲电压超过内部CMOS器件的击穿电压时,则会击穿内部半导体器件,导致IC内部的集成电路损坏,失效。

根据集成电路损坏的机理,电路级ESD防护设计主要从静电尖峰脉冲电压钳位、静电电流限制、以及电压钳位与电流限制的双重保护设计方面进行控制。

2.1 静电尖峰脉冲电压钳位设计(ESD器件并联)

55114306-a9ca-11ee-8b88-92fbcf53809c.png

图4:并联ESD器件进行尖峰电压钳位

一是利用齐纳二极管反向击穿特性进行ESD敏感器件保护。二是利用多层金属氧化物具有非线性电压-电流(阻抗曲线)关系进行ESD敏感器件保护。三是利用气体放电管击穿气体时的损耗来进行ESD敏感器件保护。

2.1.1 高速差分信号ESD防护设计

551bbb92-a9ca-11ee-8b88-92fbcf53809c.png

在这里插入图片描述

图5:高速差分信号并联ESD器件防护

设计要点说明:

我们知道高速差分信号需要使用低容值ESD器件,低容值ESD意味着PN结面积小,则相应的通流量差,在差分信号线上串联低阻值的电阻,可以有效减小静电电流对芯片的冲击,TVS管器件对脉冲型骚扰电压起到很好的抑制效果,二者结合可以对后端芯片进行有效的ESD防护。

2.1.2 低速信号ESD防护设计

552ad604-a9ca-11ee-8b88-92fbcf53809c.png

图6:模拟音视频信号并联ESD器件防护

设计要点说明:

低速信号ESD保护器件可选择的范围较宽,低电压的ESD器件应用较特殊,相对来说成本较高,低速信号还是建议在信号线上串联电阻,可以低成本解决ESD保护问题。

2.2 静电放电电流限制设计(串联阻抗)

一般通过串联电阻或者磁珠来限制ESD放电电流,达到静电防护的目的。如GPIO信号、ADC信号、音视频信号、串口、I2C信号等。电阻的效果通常会优于磁珠的效果,磁珠通常在100MHz频率以上阻抗较大,而电阻阻抗基本恒定。

553539c8-a9ca-11ee-8b88-92fbcf53809c.png

图7:串联电阻限制静电放电电流

2.3 增加滤波电路

2.3.1 RC滤波在ESD防护设计中的应用

根据IEC61000-4-2标准给出的电流波形可知其高次谐波非常丰富,如果用滤波器滤掉主要的能量也能达到静电防护的目的。对于低频信号:如GPIO信号、ADC信号、音频输入信号可以用RC滤波电路,滤除静电放电干扰。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 原理图
    +关注

    关注

    1296

    文章

    6338

    浏览量

    233742
  • ESD
    ESD
    +关注

    关注

    48

    文章

    2029

    浏览量

    172921
  • 静电放电
    +关注

    关注

    3

    文章

    286

    浏览量

    44638
  • 静电防护
    +关注

    关注

    11

    文章

    185

    浏览量

    47426

原文标题:搞定ESD(八):静电放电之原理图设计

文章出处:【微信号:记得诚,微信公众号:记得诚】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    混合动力汽车在前期设计阶段整改案例

    由于某整车厂混合动力汽车在前期设计阶段没有考虑 EMC 方面的设计,同时各个零部件厂家自身设计能力的不足,单个部件也不能够满足要求,因此整车在进行 EMC 测试阶段,也遇到不能够满足标准 GB 18655 和 GB/T 1838
    的头像 发表于 05-07 08:42 6713次阅读
    混合动力汽车在前期<b class='flag-5'>设计阶段</b>整改案例

    静电对电子元器件的危害及防护原理

    不是越低越好,特别是在大面积场所的防静电区域内必须考虑漏电等安全措施之后再进行材料的选取。静电防护措施 检查、安装IC静电
    发表于 09-21 10:41

    LED静电防护要点

    静电防护就是消除静电或把静电压控制在允许的范围,使它不致产生危害。简单地说就是防止静电累积到一定程度后,去击穿一些电子产品,造成不必要的报废
    发表于 12-24 14:05

    关于静电防护的设计

    各位大神,静电防护设计大家大概的思路是什么?不同的器件需要到不同的静电防护电路,但是引用tvs管和直接连电容接地设计等等有什么区别?我要设计的是独立器件电路,不是引用esd芯片,请各位
    发表于 04-01 22:27

    电路级静电防护设计技巧与ESD防护方法

    主要集中在几十MHz到500MHz,很多时候我们能从频谱上考虑,如滤波器滤除相应频带的能量来实现静电防护。其放电频谱如下,这个是我自己画的,只能定性的看,不能定量。  IEC 610
    发表于 10-23 16:08

    【转】电路级静电防护设计技巧与ESD防护方法

    到500MHz,很多时候我们能从频谱上考虑,如滤波器滤除相应频带的能量来实现静电防护。其放电频谱如下,这个是我自己画的,只能定性的看,不能定量。IEC 61000-4-2规定了几个试
    发表于 04-23 16:38

    电路级静电防护设计技巧与ESD防护方法

    几十MHz到500MHz,很多时候我们能从频谱上考虑,如滤波器滤除相应频带的能量来实现静电防护。其放电频谱如下,这个是我自己画的,只能定性的看,不能定量。 IEC 61000-4-
    发表于 07-07 08:26

    输变电工程设计阶段的造价控制

    输变电工程设计阶段
    发表于 11-20 15:47 537次阅读

    自动装配设备中的静电防护问题

    自动装配设备中的静电防护问题 线路板组装厂商经常要做一些工装夹具以提高生产效率,但制作时往往过多考虑使用的方便而忽视了静电防护问题。工装夹具
    发表于 01-25 15:57 0次下载

    静电防护规则

    静电防护规则
    发表于 12-17 21:59 0次下载

    如何在设计阶段考虑降低XILINX的功耗

    如何在设计阶段考虑降低XILINX的功耗,最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
    发表于 02-11 14:15 2007次阅读

    电源测量小贴士 10 个设计阶段

    电源测量小贴士 10 个设计阶段
    发表于 10-16 15:44 6次下载
    电源测量小贴士 10 个<b class='flag-5'>设计阶段</b>

    电源测量的小贴士 10 个设计阶段

    电源测量的小贴士 10 个设计阶段
    发表于 10-19 09:03 4次下载
    电源测量的小贴士 10 个<b class='flag-5'>设计阶段</b>

    在芯片设计阶段如何防护“单粒子翻转”

    单粒子翻转(Single-Event Upsets,SEU)指的是元器件受辐照影响引起电位状态的跳变,“0”变成“1”,或者“1”变成“0”,但一般不会造成器件的物理性损伤。正因为“单粒子翻转”频繁出现,因此在芯片设计阶段需要重点关注。这也是这篇文章的重点。
    的头像 发表于 11-29 11:07 6529次阅读

    静电防护方案的保护电路介绍

    FAE电子工程师对所以的端口进行了静电防护设计,其中包括usb2.0静电防护方案、USB3.0静电防护
    发表于 10-19 09:58 3424次阅读