1 新思科技携手台积公司推出“从架构探索到签核” 统一设计平台-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技携手台积公司推出“从架构探索到签核” 统一设计平台

路科验证 来源:新思科技 2024-01-12 13:40 次阅读

新思科技3DIC Compiler集成了3Dblox 2.0标准,可用于异构集成和“从架构探索到签核”的完整解决方案。

新思科技 UCIe PHY IP在台积公司N3E工艺上实现了首次通过硅片的成功(first-pass silicon success),可提供低延迟、低功耗和高带宽的芯片间连接。

UCIe PHY IP与3DIC Compiler的结合将有效优化多裸晶系统设计,能够以更低的集成风险实现更高的结果质量。

新思科技(Synopsys)两月前宣布进一步扩大与台积公司的合作,双方携手通过可支持最新3Dblox 2.0标准和台积公司3DFabric技术的全面解决方案不断优化多裸晶系统(Multi-Die)设计。新思科技多裸晶系统解决方案包括 “从架构探索到签核”统一设计平台3DIC Compiler,可提供行业领先的设计效率,来实现芯片的容量和性能要求。此外,新思科技UCIe IP也已在台积公司领先的N3E先进工艺上取得了首次通过硅片的成功,实现了die-to-die高速无缝互连。

13b2ec30-b103-11ee-8b88-92fbcf53809c.png

▲新思科技UCIe PHY IP在台积公司N3E工艺上首次通过硅片的成功,展示了充足的链路裕量

“台积公司长期与新思科技紧密合作,为芯片开发者提供差异化的解决方案,帮助他们解决从早期架构到制造过程中面临的高度复杂的挑战。我们与新思科技的长期合作,让我们的共同客户能够采取针对性能和功耗效率优化的解决方案,以应对高性能计算、数据中心和汽车应用领域的多裸晶系统设计要求。”

Dan Kochpatcharin

设计基础设施管理部负责人

台积公司

“我们与台积公司强强联合,为多裸晶系统提供了全面、可扩展的解决方案,实现了前所未有的芯片性能和设计效率。采用3Dblox 2.0等通用标准在统一设计平台上进行多裸晶系统设计的架构探索、分析和签核,并结合在台积公司N3E工艺上已实现首次通过硅片成功的新思科技UCIe PHY IP,客户能够进一步加速从早期架构探索到制造的系统设计全流程。”

Sanjay Bali

EDA事业部战略与产品管理副总裁






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 新思科技
    +关注

    关注

    5

    文章

    796

    浏览量

    50334
  • PHY
    PHY
    +关注

    关注

    2

    文章

    301

    浏览量

    51732
  • 电源完整性
    +关注

    关注

    9

    文章

    209

    浏览量

    20726

原文标题:新思科技携手台积公司推出“从架构探索到签核” 统一设计平台,简化Multi-Die系统复杂性

文章出处:【微信号:Rocker-IC,微信公众号:路科验证】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    统一视频平台融合通信可视指挥调度平台smarteye与国标GB28181平台的异同与关联

    统一视频平台融合通信可视指挥调度平台smarteye与国标GB28181平台的异同与关联
    的头像 发表于 12-13 09:48 88次阅读

    ov华米联手打造OneLink统一链接平台

    小米应用商店近日携手华为、OPPO、vivo等主流手机厂商,共同推出个名为OneLink的统一链接平台。这
    的头像 发表于 11-18 15:01 243次阅读

    思科技再获公司多项OIP年度合作伙伴大奖

    半导体技术领域的发展速度十分惊人,新思科技与公司(TSMC)始终处于行业领先地位,不断突破技术边界,推动芯片设计的创新与效率提升。我们与
    的头像 发表于 10-31 14:28 238次阅读

    OpenAI携手博通电打造自主芯片

    OpenAI正在与博通和电两大半导体巨头携手合作,共同打造其首款自主研发的“in-house”芯片,旨在为其人工智能系统提供更强大的算力支持。
    的头像 发表于 10-30 16:17 262次阅读

    OpenAI计划自研AI推理芯片,携手博通与电共谋发展

    制造商电进行协商。据消息人士透露,OpenAI在过去一年中一直在规划款定制芯片,并致力于探索此类技术的用途,但目前相关讨论仍处于初级阶
    的头像 发表于 10-30 14:03 373次阅读

    三家AI芯片公司三星代工转投

    据韩媒最新报道,韩国AI芯片开发商在推出下一代芯片时,纷纷选择三星代工厂转向电。这三家公司分别为DeepX、FuriosaAI和Mob
    的头像 发表于 10-11 17:31 647次阅读

    思科携手英特尔推出可量产Multi-Die芯片设计解决方案

    提供了统一的协同设计与分析解决方案,通过新思科技3DIC Compiler加速芯片系统的各个阶段的多裸晶芯片设计的
    的头像 发表于 07-16 09:42 566次阅读

    思科技面向英特尔代工推出可量产的多裸晶芯片设计参考流程,加速芯片创新

    英特尔代工(Intel Foundry)的EMIB先进封装技术,可提升异构集成的结果质量; 新思科技3DIC Compiler是探索
    发表于 07-09 13:42 784次阅读

    思科技与公司深化EDA与IP合作

    思科技近日与公司宣布,在先进工艺节点设计领域开展了广泛的EDA和IP合作。双方的合作成果已经成功应用于系列人工智能、高性能计算和移动
    的头像 发表于 05-13 11:04 505次阅读

    思科技与公司深度合作,推动芯片设计创新

     新思科技EDA事业部战略与产品管理副总裁Sanjay Bali表示:“新思科技在可投产的EDA流程和支持3Dblox标准的3DIC Compiler光子集成方面的先进成果,结合我们广泛的IP产品组合,使得我们与
    的头像 发表于 05-11 16:25 431次阅读

    思科技面向公司先进工艺加速下代芯片创新

    套件赋能可投产的数字和模拟设计流程能够针对台公司N3/N3P和N2工艺,助力实现芯片设计成功,并加速模拟设计迁移。 新思科技物理验证解决方案已获得
    发表于 05-11 11:03 435次阅读
    新<b class='flag-5'>思科</b>技面向<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>公司</b>先进工艺加速下<b class='flag-5'>一</b>代芯片创新

    是德科技、新思科技和Ansys推出全新集成射频设计迁移流程

    近日,是德科技、新思科技和Ansys携手,共同推出个革命性的集成射频(RF)设计迁移流程。这流程旨在助力
    的头像 发表于 05-11 10:42 374次阅读

    思科携手英伟达:基于加速计算、生成式AI和Omniverse释放下代EDA潜能

    将双方数十年的合作深入扩展思科技EDA全套技术栈 摘要: 新思科携手英伟达,将其领先的AI驱动型电子设计自动化(EDA)全套技术栈部署于英伟达GH200 Grace Hopper
    发表于 03-20 13:43 268次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>携手</b>英伟达:基于加速计算、生成式AI和Omniverse释放下<b class='flag-5'>一</b>代EDA潜能

    英伟达携手电、新思科技,力推下代半导体芯片制造技术

    英伟达与电、 Synopsys 已做出决策,将在其软件环境、制造工艺以及系统上整合英伟达的 cuLitho 计算光刻平台。此举旨在大幅提升芯片制造速率,并为英伟达即将推出的 Bla
    的头像 发表于 03-19 11:41 669次阅读

    电重回全球十大上市公司

    都是亚洲市值最高的公司;而且在芯片代工领域拥有强大的定价权,电是英伟达AI芯片A100/H100的唯芯片代工商;英伟达AI芯片的供
    的头像 发表于 03-12 17:00 1118次阅读