1 没开玩笑!高速信号不能参考电源网络这条规则,其实很难做到-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

没开玩笑!高速信号不能参考电源网络这条规则,其实很难做到

edadoc 来源:edadoc 作者:edadoc 2024-05-28 14:44 次阅读

高速先生成员--黄刚

看到这篇文章的题目,我相信大家心里都呈现出了这么一个场景:高速信号线在L20层,我只要把L19和L21层都铺上完整的地平面,这不就满足了高速信号线不能参考电源平面这条规则了吗?这难道很难做到吗?PCB的设计和叠层图都给你截出来了,只要叠层够,这一点都不难啊!

wKgaomZVfV2AJ3uYAADjLfMPX4k215.jpg

是的,高速信号线不能参考电源平面这一条规则是很容易满足的,但是大家再认真看看我们的题目是怎么说的?是“高速信号不能参考电源网络”。难道这两句话有区别吗?当然有,你们细细品味下,高速信号线不能参考电源平面其实指的只是高速链路中的差分线本身不能参考电源平面层,这是大多数工程师的理解。但是高速先生想说的是高速信号链路不仅仅只有走线,还有其他结构!

没错,高速先生想给大家说的是过孔结构!还是那句话,不让走线参考电源平面,在层数充裕的情况下一般都能做到。但是高速信号的过孔完全不参考电源过孔,这个就真的不容易了。大家又会说了,那我的高速信号过孔旁边都打地过孔,远离电源孔就好啦,不是也很容易做到吗,你确定所有的地方都能做到吗?

没错,例如在BGA的地方,真的就不是你说了算了!在一些大型的BGA,高速线的对数会比较多,从BGA的外圈一直延伸到BGA的内圈,然后内圈都存在着几种包括core电源在内的网络,也就是说,内圈的高速信号pin旁边极有可能存在着电源pin,那么有pin就有扇出,因此高速信号和电源的过孔基本上就无可避免的挨在一起了。

wKgaomZVfWaAfOhlAACWcgpueBI310.jpg

高速先生从来都不是只抛出问题的主,既然无法避开,只能接受,尝试分析这种情况下到底对高速信号有什么影响。于是二话不说,高速先生就做了一些简单但是能很好说明问题的测试板,去分析高速信号孔旁边有电源孔对无源的影响。我们设计的测试DUT如下所示:

wKgZomZVfWeAejrXAAEHsaPtD-8198.jpg

简单的vwin 一个1mm的BGA小阵列,上面各有两对高速信号通过过孔连接,两个case的区别为全是地过孔和有一个电源过孔在这个BGA小阵列里面。

做出来的实物板就是这个样子了!

wKgaomZVfWiAEws8AACqDgne08w604.jpg

那我们通过网络分析仪进行测试,看看两种case下的无源性能的差异。

首先我们来看看DIFF1,也就是靠上的那一对,这一对相对DIFF2来说,地过孔保护得更好一点,我们来看看这一对的插入损耗的对比。

wKgZomZVfWiADtxaAADpCwqMHVM279.jpg

可以看到,DIFF1这对走线在两种case下的差异其实不大,也就是到了比较高频的时候(15GHz)才有一些差异,整体性能都是没问题的。

那重点来了,我们来看看被地过孔保护的没那么好的DIFF2,尤其是有电源过孔在旁边的这对信号,到底性能的差异是怎么样的呢?结果如下所示:

wKgaomZVfWmAbUShAAENxkIEvXA405.jpg

全是地过孔下的DIFF2当然没问题了,但是能看到,有电源过孔在旁边之后,这对DIFF2在20GHz有一些比较严重的谐振点,对信号质量来说当然是一种伤害了。也说明了DIFF2这对信号的的确确都参考到了这个电源过孔,性能随之被影响到。

其实被影响到的不仅仅是信号质量本身,我们来看看两种case下DIFF1和2之间的串扰,也能够发现明显的差异。能看到在插损被影响到的这个频段,串扰的恶化也是非常的严重,基本上串扰的量级差超过了20db。

wKgZomZVfWmAaGmMAAEN1yID1LY601.jpg

最后再总结下本文的核心内容哈,这篇文章其实主要是让大家了解下除了PCB走线参考电源平面的影响巨大之外,在比较高的频段下,高速过孔旁边要是有电源过孔的话,同样也会有影响。只不过频段都去到了15GHz之后,没做到这个频率的产品的朋友们,也不用太过担心。不过话又说回来,这个频段其实也有很多产品涉及到了,因此根据具体设计的不同,也会给大家的产品带来一定的风险。虽然看起来在BGA区域,高速信号pin和电源pin挨着的事实无法改变,但是并不意味着我们就完全没有改善的方法。相信只要大家发现了问题,也就一定会想出办法去解决的哈!

问题来了:

面对BGA里面电源pin相邻的现实,大家能想到什么方法来改善它对高速信号的影响呢?

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    184

    文章

    17704

    浏览量

    249955
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23080

    浏览量

    397483
  • 信号线
    +关注

    关注

    2

    文章

    171

    浏览量

    21462
  • 高速信号
    +关注

    关注

    1

    文章

    225

    浏览量

    17694
收藏 人收藏

    评论

    相关推荐

    Wolfspeed荣获世纪电源网行业大奖

    由世纪电源网主办的“第三届电源行业配套品牌颁奖晚会”于 2024 年 12 月 7 日在深圳隆重举办。活动旨在通过客观、真实、公开的评选方式,评选出电源行业中优秀的企业进行表彰,助力电源
    的头像 发表于 12-10 10:30 188次阅读

    一文解析LISN人工电源网络

    CE认证、美国FCC认证和中国3C认证等,最为常见的EMC测试就是电源端传导骚扰电压 。人工电源网络是传导骚扰电压测试系统中的重要组成部分 ,主要负责将干扰电压耦合至 EMI 测量接收机进行测量与分析。
    的头像 发表于 11-22 16:18 531次阅读
    一文解析LISN人工<b class='flag-5'>电源网络</b>

    高速PCB信号电源完整性问题的建模方法研究

    高速PCB信号电源完整性问题的建模方法研究
    发表于 09-21 14:13 0次下载

    高速电路电源分配网络的时域分析与设计

    德赢Vwin官网 网站提供《高速电路电源分配网络的时域分析与设计.pdf》资料免费下载
    发表于 09-21 11:48 0次下载

    高速PCB的信号电源完整性问题研究

    德赢Vwin官网 网站提供《高速PCB的信号电源完整性问题研究.pdf》资料免费下载
    发表于 09-19 17:38 0次下载

    高速电路电源分配网络设计与电源完整性分析

    德赢Vwin官网 网站提供《高速电路电源分配网络设计与电源完整性分析.pdf》资料免费下载
    发表于 09-19 17:35 0次下载

    高速信号的定义和仿真验证分析

    在数字电路中, 高速信号通常指的是指在超过信号传输线上限频率时会发生失真、波形变形或者数据丢失的信号。 这种高速
    的头像 发表于 07-23 11:37 1344次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>的定义和仿真验证分析

    非常实用的PCB布局布线规则,画出美而高性能的板子

    一、布局 元器件布局的10条规则 1、遵照“先大后小,先难后易”的布置原则,即重要的单元电路、核心元器件应当优先布局。 2、布局中应参考原理框图,根据单板的主信号流向规律安排主要元器件。 3、元器件
    发表于 07-17 15:43

    高速pcb布线规则有哪些

    ,包括信号完整性、电源完整性、电磁兼容性、热设计、布线密度和布线长度等方面的内容。 关键词:高速PCB;布线规则信号完整性;
    的头像 发表于 06-10 17:33 845次阅读

    没开玩笑高速信号不能参考电源网络这条规则其实很难做到

    ?这难道很难做到吗?PCB的设计和叠层图都给你截出来了,只要叠层够,这一点都不难啊! 是的,高速信号线不能参考
    发表于 05-28 14:56

    降低RF电路寄生信号的八个设计规则

    RF产品电路布局要想降低寄生信号,需要RF工程师发挥创造性。记住以下这八条规则,不但有助于加速产品上市进程,而且还可提高工作日程的可预见性。规则1:接地通孔应位于接地参考层开关处流经所布线路的所有
    的头像 发表于 04-24 08:05 970次阅读
    降低RF电路寄生<b class='flag-5'>信号</b>的八个设计<b class='flag-5'>规则</b>

    高速PCB信号走线的九大规则分别是什么?

    高速的 PCB 设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成 EMI 的泄漏。
    的头像 发表于 01-10 16:03 1063次阅读
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>信号</b>走线的九大<b class='flag-5'>规则</b>分别是什么?

    PCB布线12条规则

    环路规则,即信号线与其回路构成的环面积要尽可能小,环面积越小,对外的辐射越少,接收外界的干扰也越小。针对这一规则,在地平面分割时,要考虑到地平面与重要信号走线的分布,防止由于地平面开槽
    发表于 01-09 16:02 322次阅读
    PCB布线12<b class='flag-5'>条规则</b>

    高速PCB信号走线的九大规则

    由于 PCB 板的密度越来越高,许多 PCB LAYOUT 工程师在走线的过程中,较容易出现一种失误,即时钟信号高速信号网络,在多层的 PCB 走线的时候产生了闭环的结果,这样的闭环
    发表于 01-08 15:33 1470次阅读
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>信号</b>走线的九大<b class='flag-5'>规则</b>

    移轴相机对焦规则概述

    移轴相机可能被认为仅由两个基本规则来管理:Scheimpflug Rule 和 Hinge Rule。虽然标准的“镜头方程式” 也是一个因素, 但它已经被刚刚引用的两条规则所涵盖。
    的头像 发表于 01-08 11:47 586次阅读
    移轴相机对焦<b class='flag-5'>规则</b>概述