1 一文解读LVDS(低电压差分信号)-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

一文解读LVDS(低电压差分信号)

电磁兼容EMC 来源:未知 作者:工程师飞燕 2018-11-01 16:47 次阅读

1 LVDS信号介绍LVDS:Low Voltage Differential Signaling,低电压差分信号。LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。IEEE在两个标准中对LVDS信号进行了定义。ANSI/TIA/EIA-644中,推荐最大速率为655Mbps,理论极限速率为1.923Mbps。1.1 LVDS信号传输组成

一文解读LVDS(低电压差分信号)

图1 LVDS信号传输组成图LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。通常由一个IC来完成,如:DS90C031差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。通常由一个IC来完成,如:DS90C032差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。按照IEEE规定,电阻为100欧。我们通常选择为100,120欧。1.2 LVDS信号电平特性LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过100Ω的匹配电阻,并在接收器的输入端产生大约350mV 的电压。电流源为恒流特性,终端电阻在100――120欧姆之间,则电压摆动幅度为:3.5mA * 100 = 350mV ;3.5mA * 120 = 420mV 。下图为LVDS与PECL(光收发器使用的电平)电平变化。

一文解读LVDS(低电压差分信号)

由逻辑“0”电平变化到逻辑“1”电平是需要时间的。 由于LVDS信号物理电平变化在0。85――1。55V之间,其由逻辑“0”电平到逻辑“1”电平变化的时间比TTL电平要快得多,所以LVDS更适合用来传输高速变化信号。其低压特点,功耗也低。 采用低压技术适应高速变化信号,在微电子设计中的例子很多,如:FPGA芯片的内核供电电压为2。5V或1.8V;PC机的CPU内核电压,PIII800EB为1.8V;数据传输领域中很多功能芯片都采用低电压技术。

1.3 差分信号抗噪特性 从差分信号传输线路上可以看出,若是理想状况,线路没有干扰时,在发送侧,可以形象理解为:IN=IN+-IN-在接收侧,可以理解为:IN+-IN-=OUT所以:OUT=IN在实际线路传输中,线路存在干扰,并且同时出现在差分线对上,在发送侧,仍然是:IN=IN+-IN-线路传输干扰同时存在于差分对上,假设干扰为q,则接收则:(IN++q)-(IN--q)=IN+-IN-=OUT所以:OUT=IN噪声被抑止掉。 上述可以形象理解差分方式抑止噪声的能力。在实际芯片中,是在噪声容限内,采用“比较”及“量化”来处理的。 LVDS接收器可以承受至少±1V的驱动器与接收器之间的地的电压变化。由于LVDS驱动器典型的偏置电压为+1.2V,地的电压变化、驱动器偏置电压以及轻度耦合到的噪声之和,在接收器的输入端相对于接收器的地是共模电压。这个共模范围是:+0.2V~+2.2V。建议接收器的输入电压范围为:0V~+2.4V。 抑止共模噪声是DS(差分信号)的共同特性,如RS485,RS422电平,采用差分平衡传输,由于其电平幅度大,更不容易受干扰,适合工业现场不太恶劣环境下通讯。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 差分信号
    +关注

    关注

    3

    文章

    367

    浏览量

    27676
  • LVDS信号
    +关注

    关注

    0

    文章

    17

    浏览量

    7824
  • 低电压差分信号

    关注

    0

    文章

    4

    浏览量

    3003

原文标题:20181031---LVDS(低电压差分信号)原理简介

文章出处:【微信号:EMC_EMI,微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    LVDS低电压分信号

    LVDS:Low-Voltage Differential Signaling 低电压分信号信号
    发表于 04-15 16:13

    分信号的优势和影响

    作者:Michael Peffers德州仪器在本文中,我们将探讨分信号的优势以及这些优势如何对您的高速设计产生积极影响。TTL、CMOS 以及其更低电压的同类 LVTTL 与 LVCMOS 等单端
    发表于 09-17 16:34

    基于低电压分信号(LVDS)的高速信号传输

    基于低电压分信号(LVDS)的高速信号传输
    发表于 12-17 17:21 40次下载
    基于<b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>(<b class='flag-5'>LVDS</b>)的高速<b class='flag-5'>信号</b>传输

    什么是lvds信号

    什么是lvds信号 LVDS:Low Voltage Differential Signaling,低电压
    发表于 10-16 13:49 8451次阅读

    LVDS分信号抗噪特性

    LVDS分信号抗噪特性 从分信号传输线路上可以看出,若是理想状况,线路没有干扰时,在发送侧,可以形象理解为:
    发表于 10-16 13:53 1713次阅读

    通过低电压分信号(LVDS)传输高速信号

    摘要:ANSI EIA/TIA-644标准定义的低电压分信号(LVDS)非常适合包括时钟分配、点对点以及多点之间的信号传输。本文描述了使用
    发表于 04-24 16:05 1492次阅读
    通过<b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>(<b class='flag-5'>LVDS</b>)传输高速<b class='flag-5'>信号</b>

    通过低电压分信号(LVDS)传输高速信号

    摘要:ANSI EIA/TIA-644标准定义的低电压分信号(LVDS)非常适合包括时钟分配、点对点以及多点之间的信号传输。本文描述了使用
    发表于 05-01 11:14 1751次阅读
    通过<b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>(<b class='flag-5'>LVDS</b>)传输高速<b class='flag-5'>信号</b>

    低电压分信号传输(LVDS)在汽车电子中的应用

    低电压分信号传输(LVDS)已经在众多应用中得到验证,LVDS在传送高数据率信号的同时还具有其
    发表于 08-31 11:14 2235次阅读
    <b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>传输(<b class='flag-5'>LVDS</b>)在汽车电子中的应用

    未使用端接的低电压分信号总线输入方案

    低电压分信号(LVDS)是EIA/TIA-644标准中定义的总线技术。这种技术的特点是通过使用分信号
    发表于 08-01 16:44 1578次阅读

    ADI推出多点低电压分信号收发器ADN469xE

    Analog Devices, Inc全球领先的高性能信号处理解决方案供应商,最近推出系列多点、低电压分信号(M-
    发表于 05-24 11:28 2469次阅读

    LVDS低电压分信号的优点及布板注意事项

    LVDS(Low Voltage Differential Signal)即低电压分信号
    的头像 发表于 07-03 15:20 4288次阅读

    详解LVDS低电压分信号

    LVDS(Low-Voltage Differential Signaling ,低电压分信号)是美国国家半导体(National Semiconductor, NS,现TI)于19
    的头像 发表于 03-08 15:40 1.1w次阅读
    <b class='flag-5'>一</b><b class='flag-5'>文</b>详解<b class='flag-5'>LVDS</b><b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>

    LVDS振幅分信号技术的优势和劣势

    LVDS (Low Voltage Differential Signaling)是种小振幅分信号技术,它使用非常低的幅度信号 (250
    的头像 发表于 04-06 09:46 2153次阅读

    AD9361数据路径在低电压分信号LVDS)模式下运行

    接下来将介绍AD9361数据路径在低电压分信号LVDS)模式下运行。AD9361数据接口使用并行总线(P0和P1)在AD9361和BBP之间传输数据样本。
    的头像 发表于 04-25 15:51 6407次阅读
    AD9361数据路径在<b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>(<b class='flag-5'>LVDS</b>)模式下运行

    低电压分信号LVDS)接口浪涌静电放电防护电路图

    都知道,汽车工作环境比较恶劣,为此,在设计高速低电压分信号LVDS)接口系统时,应选用正确的电路保护元件免受瞬态威胁并满足现代汽车的安全性和可靠性。事实证明,在
    的头像 发表于 06-08 09:43 1549次阅读
    <b class='flag-5'>低电压</b><b class='flag-5'>差</b><b class='flag-5'>分信号</b>(<b class='flag-5'>LVDS</b>)接口浪涌静电放电防护电路图