1 清华、伯克利联手打造 成立RISC-V国际实验室-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

清华、伯克利联手打造 成立RISC-V国际实验室

gckX_aicapital 来源:YXQ 2019-06-16 10:16 次阅读

图灵奖得主牵头,清华伯克利联手打造开源芯片,以深圳为根节点,全面提升 RISC-V 生态系统至最先进水平、成为一家以技术成果转移为主要使命的非营利组织,并产出免受专利诉讼的工业级知识产权成果。

目前芯片市场由英特尔AMDARM高通厂商把持,前一阵子各大芯片厂商陆续停止向华为供货,导致华为的“备胎”纷纷被迫转正。多亏了任正非的远见,华为十年前就开始准备备胎,否则华为的处境会比现在更加艰难。

华为可以砸5000亿做研发,那其他的芯片厂商、尤其是中小厂商怎么办呢?开源芯片,可能会是一个不错的选择。

据The Information报道,因为嫌ARM授权费太贵,谷歌、高通、三星等80多家科技公司开始合作开发RISC-V开源芯片设计。

为此,ARM偷偷上线了一个网站:riscv-basics.com,列举了对RISC-V的几大质疑,包括:成本、生态系统、碎片化风险、安全性问题、设计验证。最终迫于舆论,ARM选择了关闭该网站。

图灵奖得主牵头,清华伯克利联手打造开源芯片

显然,RISC-V得到了越来越多的重视。根据清华大学消息称,当地时间6月12日,图灵奖得主大卫·帕特森(David Patterson)在瑞士宣布,将依托清华-伯克利深圳学院(TBSI),建设RISC-V国际开源实验室(RISC-V International Open Source Laboratory),又称大卫·帕特森RIOS图灵奖实验室。

大卫·帕特森是2017年图灵奖得主,美国科学院、工程院、艺术与科学学院院士,伯克利加州大学电子工程与计算机科学学院Pardee荣誉教授,清华大学荣誉博士,谷歌杰出工程师,RISC-V基金会创始人。

清华大学称,RIOS实验室将瞄准世界CPU产业战略发展新方向和粤港澳大湾区产业创新需求,聚焦于RISC-V开源指令集CPU研究领域开展研究,建设以深圳为根节点的RISC-V全球创新网络

据悉,RIOS实验室的成立带着3个使命:

全面提升RISC-V生态系统至最先进水平(5 年使命)

成为一家以技术成果转移为主要使命的非营利组织

产出免受专利诉讼的工业级知识产权成果

大卫·帕特森表示将亲自担任实验室主任,弟子谭章熹博士(TBSI兼职教授)担任副主任。实验室目前计划由50名全职工程师组成,在涉及知识产权法律层面的问题上,将积极与伯克利加州大学和清华大学的法学院建立联系。

如今该实验室正积极寻求学界和业界的合作,任何人有建议都可以发邮件至rios@sz.tsinghua.edu.cn进行联系。

什么是RISC-V

新智元的读者做软件居多,可能需要做一点科普。要知道什么是RISC-V,首先要知道什么是RISC。

根据维基百科介绍,精简指令集计算(英语:reduced instruction set computing,缩写:RISC)或简译为精简指令集,是计算机中央处理器的一种设计模式。最早来自 1980 年由图灵奖得主大卫 · 帕特森在加州大学柏克莱分校主持的 Berkeley RISC 计划。

这种设计思路可以想像成是一家流水线工厂,对指令数目和寻址方式都做了精简,使其实现更容易,指令并行执行程度更好,编译器的效率更高。

当前常见的精简指令集微处理器包括DEC Alpha、ARC、ARM、AVR、MIPS、PA-RISC、Power Architecture(包括PowerPC、PowerXCell)和SPARC等。

而RISC-V是一个开放的指令集架构(ISA),2010年始于加州大学柏克莱分校,2011年首次发布。它基于流行的精简指令集(RISC),和ARM、MIPS和其它常见的商业处理器架构一样。不同在于它是开源的,基于BSD协议。

与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。特点是模块化、简化、可扩展,可以根据场景设计合适的指令集。

虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集通常的弱点。

目前RISC-V已经成长为一个全球合作项目,横跨多个大学和工业领域。它的一致性是由非营利RISC-V基金会(https://riscv.org/)保证,既指导底层指令集架构(ISA)规范,又扮演市场引擎的角色来推广RISC-V。

去年12月,RISC-V基金会和Linux基金会签署了合作协议,共同推广开源 CPU 指令集。而中国官方也组建了一个RISC-V联盟,推动RISC-V生态系统的建立。

RISC-V中国联盟秘书长、中科院计算所研究员包云岗认为,RISC-V指令集有望像开源软件生态中的Linux那样,成为计算机芯片与系统创新的基石,并希望用10年左右的时间,到2030年逐步完成开源芯片生态的建立。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 开源
    +关注

    关注

    3

    文章

    3309

    浏览量

    42470
  • RISC-V
    +关注

    关注

    45

    文章

    2270

    浏览量

    46124

原文标题:图灵奖得主牵头推动芯片开源,清华伯克利成立RISC-V国际实验室

文章出处:【微信号:aicapital,微信公众号:全球人工智能】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    RISC-V 与 ARM 架构的区别 RISC-V与机器学习的关系

    指令集架构(ISA),由加州大学伯克利分校的研究团队于2010年发起。RISC-V的主要特点是其开放性和灵活性,允许任何人自由使用、修改和分发,无需支付许可费用。这种开放性使得RISC-V能够快速适应
    的头像 发表于 12-11 17:50 692次阅读

    什么是RISC-V?以及RISC-V和ARM、X86的区别

    前言 RISC-V是基于RISC精简指令集架构开发的一个开放式指令集架构,它是由加州大学伯克利分校的计算机科学教授Krste Asanovic(克里斯蒂安·阿萨诺维奇)领导的团队开发,RISC
    发表于 11-16 16:14

    RISC-V,即将进入应用的爆发期

    RISC-V是一种开放标准指令集架构 (ISA),最初由加州大学伯克利分校的研究人员于2010年开发。业界称,这种开源特性为芯片设计者提供了极大的灵活性,可以根据具体需求定制AI加速器。 而AI
    发表于 10-31 16:06

    RISC-V国际人才培养认证中心蒋学刚主任受邀参加RISC-V生态发展论坛

    —邀请函—首届湾区半导体产业生态博览会RISC-V生态发展论坛ECOSYSTEMWANTSTOBEFREE芯动未来共创生态10月17日中国·深圳RISC-V国际开源实验室(RIOS)将
    的头像 发表于 10-16 08:09 389次阅读
    <b class='flag-5'>RISC-V</b><b class='flag-5'>国际</b>人才培养认证中心蒋学刚主任受邀参加<b class='flag-5'>RISC-V</b>生态发展论坛

    RISC-V的理论与实践探讨

    一、引言 RISC-V(Reduced Instruction Set Computing-V)是近年来在计算机体系结构领域中备受瞩目的开源指令集架构(ISA)。其源于加州大学伯克利分校的RI
    的头像 发表于 09-10 09:16 352次阅读

    中软国际金融AI实验室成立 引领金融科技新动力

    中软国际金融AI实验室(ChinaSoft AI Lab for Finance, 简称CALF)近日正式成立实验室致力于将  AI技术深度应用于金融行业,其
    的头像 发表于 08-01 18:49 928次阅读

    risc-v的发展历史

    ,该研究团队成立了一个四人小组,仅用了3个月的时间就完成了RISC-V指令集的开发。 二、公开与标准化 2014年:RISC-V架构正式对外公开,并成立
    发表于 07-29 17:20

    深芯盟先进开放计算专业委员会揭牌成立 首批理事单位公布

    近日,在粤港澳大湾区RISC-V技术研讨会暨先进开放计算专业委员会成立大会上,芯华章与中国电子、长城科技、腾讯、深圳市重大产业投资集团、新思科技、睿思芯科、蓝芯算力、清华-伯克利、东南
    发表于 06-20 10:04 146次阅读
    深芯盟先进开放计算专业委员会揭牌<b class='flag-5'>成立</b> 首批理事单位公布

    芯华章为产业提供覆盖RISC-V全流程的验证方案

    近日,在粤港澳大湾区RISC-V技术研讨会暨先进开放计算专业委员会成立大会上,芯华章与中国电子、长城科技、腾讯、深圳市重大产业投资集团、新思科技、睿思芯科、蓝芯算力、清华-伯克利、东南
    的头像 发表于 06-20 09:39 464次阅读

    热烈祝贺陈宏铭院士受聘RISC-V国际人才培养认证中心(中国区)首席顾问

    2024年6月18日,RISC-V国际人才培养认证中心(中国区)主任蒋学刚走访浙江海洋大学海天智能物联网实验室,向陈宏铭院士颁发了RISC-V国际
    的头像 发表于 06-20 08:36 810次阅读
    热烈祝贺陈宏铭院士受聘<b class='flag-5'>RISC-V</b><b class='flag-5'>国际</b>人才培养认证中心(中国区)首席顾问

    算能全系列RISC-V处理器进入PLCT实验室6.6内核维护工程

    近日,PLCT实验室RISC-V内核维护(RVLK)小队确认,将与算能软件团队紧密合作,计划在2024年10月之前完成算能SG2380、SG204x、SG200x等系列全部RISC-V处理器
    的头像 发表于 05-22 08:33 999次阅读
    算能全系列<b class='flag-5'>RISC-V</b>处理器进入PLCT<b class='flag-5'>实验室</b>6.6内核维护工程

    SiFive 加入甲辰计划,共创 RISC-V 生态繁荣

    SiFive加入甲辰计划,共创RISC-V生态繁荣甲辰计划(RISC-VProsperity2036)是由ASE实验室、PLCT实验室和算能(Sophgo)联合发起,旨在促进
    的头像 发表于 04-17 08:34 527次阅读
    SiFive 加入甲辰计划,共创 <b class='flag-5'>RISC-V</b> 生态繁荣

    ASE实验室、PLCT实验室和算能携手共同发起甲辰计划!

    值此辞旧迎新之际,我们很高兴的向所有参与和关注RISC-V生态建设的伙伴们分享一个新项目的诞生:甲辰计划(英文:RISC-VProsperity2036)。该计划由ASE实验室、PLCT实验室
    的头像 发表于 02-19 13:07 1770次阅读
    ASE<b class='flag-5'>实验室</b>、PLCT<b class='flag-5'>实验室</b>和算能携手共同发起甲辰计划!

    算能携手软件所PLCT实验室联合举办RISC-V 软件移植优化锦标赛

      (引言)为推动RISC-V软件生态加速发展,算能作为RISC-V生态的领先企业,与RISC-V 中国社区、中科院软件所PLCT实验室联合发起“R
    的头像 发表于 02-06 10:50 612次阅读
    算能携手软件所PLCT<b class='flag-5'>实验室</b>联合举办<b class='flag-5'>RISC-V</b> 软件移植优化锦标赛

    科学家如何加速下一代微电子技术的发展

    来源:《半导体芯科技》杂志 作者:特蕾莎·杜克(Theresa Duque),伯克利实验室科学作家 由伯克利实验室领导的多机构团队致力于帮助芯片制造商领先于摩尔定律 微芯片是用于从智能
    的头像 发表于 01-23 13:42 358次阅读