1 16nm产品核心技术及介绍-德赢Vwin官网 网
0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

16nm产品核心技术及介绍

Xilinx赛灵思官微 来源:djl 作者:赛灵思 2019-07-25 09:53 次阅读

引言

赛灵思 20nm UltraScale 系列的成功为基础,赛灵思现又推出了全新的 16nm UltraScale+ 系列 FPGA、3D ICMPSoC,凭借新型存储器、3D-on-3D 和多处理SoC(MPSoC)技术,再次领先一代提供了遥遥领先的价值优势。此外,为了实现更高的性能和集成度,UltraScale+ 系列还采用了全新的互联优化技术——SmartConnect。这些新的器件进一步扩展了赛灵思的 UltraScale 产品系列(现在从 20nm 跨越至 16nm FPGA、SoC 和 3D IC 器件),同时利用台积公司的 16FF+ FinFET 3D 晶体管技术大幅提升了性能功耗比。 因为该系列是基于业经验证的 20nm UltraScale 架构、Vivado 设计工具以及全球第一大服务代工厂台积公司的 16nmFF+ 技术而打造的,所以赛灵思为行业所提供的是具有最低风险和最大价值的 FinFET 可编程技术。

通过系统级的优化,UltraScale+ 所提供的价值远远超过了传统工艺节点移植所带来的价值,系统级性能功耗比相比28nm 器件提升了2 至5 倍,还实现了遥遥领先的系统集成度和智能化,以及最高级别的保密性和安全性。

新扩展的赛灵思UltraScale+ FPGA 产品组合包含赛灵思市场领先的Kintex UltraScale+ FPGA、Virtex UltraScale+ FPGA 以及3D IC 系列,而Zynq UltraScale+ 系列则包含业界首款全可编程MPSoC。凭借该产品组合,赛灵思能满足各种下一代应用需求,包括LTE Advanced 与早期5G无线、Tb 级有线通信、汽车驾驶员辅助系统以及工业物联网IoT)应用等。

UltraScale+ FPGA 和3D IC

赛灵思选用了业界性能最高的 16nm FinFET+ 技术,并与全球首屈一指的服务代工厂台积公司(TSMC)携手合作,台积公司预计2015 年有50 项16nmFF+ 客户芯片将完成流片。采用FinFET,单就平面提升而言,UltraScale+ FPGA 系统的系统级性能功耗比就能提高2倍。

UltraScale+ 产品可解决高强度处理任务中最大的瓶颈问题:存储器接口问题。这些新型存储器增强型可编程器件包涵UltraRAM,容量高达432Mb。UltraRAM 可提供最佳系统功耗、灵活性和可预见的性能,同时能取代外部存储器,从而降低系统材料清单(BOM)总成本。采用UltraRAM,不仅能让典型设计的系统级性能功耗比提升至少25%,而且还能大幅提升存储器密集型设计的性能、显著降低功耗及材料清单(BOM)成本。

赛灵思专门针对FPGA 开发了一项基于工具的互联优化技术SmartConnect。这项技术能够根据特定设计的吞吐量、时延和面积要求自动优化互联,同时提供最佳性能功耗比,从而解决系统级IP互联瓶颈。SmartConnect 还能智能连接不同接口类型,根据特定应用要求匹配合适的互联方案。仅凭这项技术就能提升系统级性能功耗比和缩减面积20% 到30%。

高端UltraScale+ 系列集合了3D 晶体管和赛灵思第三代3D IC 的组合功耗优势。正如FinFET 相比平面晶体管实现性能功耗比非线性提升一样,3D IC 相比单芯片器件也能实现系统集成度和带宽功耗比的非线性提升。

16nm产品核心技术及介绍

Zynq UltraScale+ MPSoC

赛灵思正在推出异构MPSoC 领域又一项业界首创技术,那就是全可编程UltraScale MPSoC 架构。UltraScale MPSoC 架构通过虚拟化支持可提供32 位到64 位的处理器可扩展性;软和硬引擎的结合可实现实时控制、图形/ 视频处理,把波形和包处理与新一代互联和存储器、高级电源管理及其他技术增强功能相结合,能实现多种不同级别的保密性、安全性和可靠性。这些新架构元素结合Vivado 设计套件和抽象设计环境,不仅能显著简化编程工作,而且还可大幅提高生产力。

全新的Zynq UltraScale+ MPSoC 通过部署上述所有UltraScale+ FPGA 技术,不仅能实现前所未有的异构多处理,而且还能够实现“为合适任务提供合适引擎”。这些新器件相对于此前解决方案可将系统级性能功耗比提升约5 倍。位于处理子系统中心的是64 位四核ARM Cortex-A53处理器,能实现硬件虚拟化和非对称处理,并全面支持ARM TrustZone。

处理子系统还包括支持确定性操作(deterministic operation)的双核ARM Cortex-R5 实时处理器,从而可确保实时响应、高吞吐量和低时延,实现最高级别的安全性和可靠性。单独的安全单元可实现军事级的安全解决方案,诸如安全启动、密钥与库管理和防破坏功能等,这都是设备间通信以及工业物联网应用的标准需求。

为实现全面的图形加速和视频压缩/ 解压缩功能,这一新的器件集成了ARM Mali TM-400MP 专用图形处理器和H.265 视频编解码器单元,同时还支持Displayport、MIPI D-PHY 和HDMI。最后,该新器件还添加专用平台和电源管理单元(PMU),其可支持系统监控、系统管理以及每个处理引擎的动态电源门控。

16nm产品核心技术及介绍

结论

最新16nm UltraScale+ 系列FPGA、3D IC 和MPSoC 凭借新型存储器、3D-on-3D 和多处理SoC(MPSoC)技术,再次实现了领先一代的价值优势。因为该系列是基于业经验证的 20nm UltraScale 架构、Vivado 设计工具以及全球第一大服务代工厂台积公司的 16nmFF+ 技术而打造的,所以赛灵思为行业所提供的是具有最低风险和最大价值的 FinFET 可编程技术。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 3D晶体管
    +关注

    关注

    0

    文章

    24

    浏览量

    17371
  • 工业物联网
    +关注

    关注

    25

    文章

    2375

    浏览量

    64100
  • 16nm
    +关注

    关注

    0

    文章

    32

    浏览量

    27930
收藏 人收藏

    评论

    相关推荐

    16纳米来了!台积电试产16nm FinFET Plus

    昨日台积电官方宣布,16nm FinFET Plus(简称16FF+)工艺已经开始风险性试产。16FF+是标准的16nm FinFET的增强版本,同样有立体晶体管
    发表于 11-14 09:31 2329次阅读

    蓝牙核心技术概述

    蓝牙核心技术概述(一):蓝牙概述蓝牙核心技术概述(二):蓝牙使用场景蓝牙核心技术概述(三): 蓝牙协议规范(射频、基带链路控制、链路管理)蓝牙核心技术概述(四):蓝牙协议规范(HCI、
    发表于 11-24 16:06

    Xilinx Ultrascale 16nm FPGA/SoC电源解决方案

    描述PMP10555 参考设计提供为移动无线基站应用中的 Xilinx® Ultrascale® 16nm 系列 FPGA/SoC 供电所需的所有电源轨。此设计对内核及两个多输出降压型稳压器 IC
    发表于 11-19 14:58

    20/16nm将成主流 先进工艺怎适应?

    017年20nm16nm及以下的先进工艺将成为主流,这对我们设计业、制造业是一个很大的启示:我们怎么样适应全球先进工艺。
    发表于 12-16 09:40 2087次阅读

    Xilinx宣布16nm UltraScale+ 产品提前量产

    All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. )宣布,16nm UltraScale+™ 产品组合提前达成重要的量产里程碑,本季度开始接受量产器件订单。
    发表于 10-13 11:10 1508次阅读

    解密业界首款16nm产品核心技术

    以赛灵思 20nm UltraScale 系列的成功为基础,赛灵思现又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,凭借新型存储器、3D-on-3D 和多处理SoC(MPSoC)技术
    发表于 02-11 16:08 798次阅读

    什么是半导体工艺制程,16nm、10nm都代表了什么

    随着智能手机的发展,半导体工艺也急速提升,从28nm16nm、10nm到7nm这些半导体代工厂们每天争相发布最新的工艺制程,让很多吃瓜群众一脸懵逼不知道有啥用。
    发表于 06-10 01:38 4.8w次阅读

    Xilinx宣布扩展其16nm UltraScale+ 产品路线图,加速强化技术

    赛灵思公司 (Xilinx)今天宣布扩展其16nm UltraScale+ 产品路线图,面向数据中心新增加速强化技术。其成品将可以提供赛灵思业界领先的16nm FinFET+ FPG
    发表于 08-19 09:19 1167次阅读

    Xilinx 16nm Kintex UltraScale+器件的性能、功耗和灵活性介绍

    该视频重点介绍了Xilinx 16nm Kintex UltraScale +器件中双工作电压的性能,功耗和灵活性。
    的头像 发表于 11-21 06:11 5001次阅读

    16nm UltraScale+ FPGA的集成100G以太网解决方案介绍

    本视频重点介绍了针对16nm UltraScale + FPGA和MPSoC的Xilinx集成100G以太网解决方案,增强了基于IEEE 802.3bj规范的Reed-Solomon前向纠错模块(RS-FEC)模块。
    的头像 发表于 11-28 06:40 4796次阅读

    Xilinx 16nm Virtex UltraScale+ FPGA器件的功能

    在本视频中,了解Xilinx采用高带宽存储器(HBM)和CCIX技术16nm Virtex UltraScale + FPGA的功能和存储器带宽。
    的头像 发表于 11-27 06:20 3964次阅读

    Xilinx 16nm UltraScale+系列产品的发布

    赛灵思率先发布业界首款16nm产品,Xilinx 16nm UltraScale +系列产品(FPGA,3D IC和MPSoC)结合了全新的内存,3D-on-3D,以及多处理SoC(M
    的头像 发表于 11-22 06:49 4618次阅读

    赛灵思开始接受16nm器件订单

    All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布:16nm UltraScale+ 产品组合提前达成重要的量产里程碑,本季度开始接受量产器件订单。
    的头像 发表于 08-01 16:10 2609次阅读

    IP_数据表(Z-3):GPIO for TSMC 16nm FF+

    IP_数据表(Z-3):GPIO for TSMC 16nm FF+
    发表于 03-16 19:34 1次下载
    IP_数据表(Z-3):GPIO for TSMC <b class='flag-5'>16nm</b> FF+

    IP_数据表(Z-3):GPIO for TSMC 16nm FF+

    IP_数据表(Z-3):GPIO for TSMC 16nm FF+
    发表于 07-06 20:20 1次下载
    IP_数据表(Z-3):GPIO for TSMC <b class='flag-5'>16nm</b> FF+