1 Adam Taylor玩转MicroZed系列第76部分:关联布局宏的约束 - FPGA/ASIC技术 - 德赢Vwin官网 网

德赢Vwin官网 App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

德赢Vwin官网 网>vwim德赢 >FPGA/ASIC技术>Adam Taylor玩转MicroZed系列第76部分:关联布局宏的约束

Adam Taylor玩转MicroZed系列第76部分:关联布局宏的约束

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表德赢Vwin官网 网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

FPGA物理约束布局约束

能够保持稳定不变,使用增量式编译是一种选择,而使用布局约束是另一种更灵活的选择。此时的布局约束,通常不会针对用户逻辑部分,而是针对一些相对固定的片内存储器或乘法器,基于第一次编译的结果进行固定布局约束的设计重用,保证后续每次新的编译不再改变其布局位置,从而达到获得相对稳定的编译结果的目的。
2024-01-02 14:13:53434

8.5部分实例

8.5部分实例
2015-03-12 17:44:47

布局电源板以最大限度地降低EMI

布局电源板以最大限度地降低EMI:3部分
2019-08-16 06:13:31

布局电源板以最大限度地降低EMI:1部分

布局电源板以最大限度地降低EMI:1部分
2019-09-05 15:36:07

布局电源板以最大限度地降低EMI:2部分

布局电源板以最大限度地降低EMI:2部分
2019-09-06 08:49:33

25章 串行FLASH文件系统FatFs—零死角玩转STM32-F429系列

25章 串行FLASH文件系统FatFs—零死角玩转STM32-F429系列
2020-07-04 08:44:02

Droppin'Traces:easyEDA的1部分

一些良好的干净的怪异乐趣。对于那些使用过不同EDA工具的人,我希望easyEDA.com的一瞥至少是有趣的,如果不是鼓励,如果你想尝试不同的东西。在本系列2部分中,我将分享我对KiCad的经历
2018-11-01 15:54:02

FLUENT算例 —— Vertical Axis Wind Turbine (Part 1) 垂直轴风力机(1部分)精选资料推荐

Wind Turbine (Part 1) 垂直轴风力机(1部分)以ANSYS 17.0为例。该算例分为两个部分,第一部分将采用运动参考系(Moving Frame of Reference(MRF...
2021-07-12 06:38:54

FPGA时序约束的几种方法

的时序约束。FPGA作为PCB上的一个器件,是整个PCB系统时序收敛的一部分。FPGA作为PCB设计的一部分,是需要PCB设计工程师像对待所有COTS器件一样,阅读并分析其I/O Timing
2016-06-02 15:54:04

FPGA时序约束的几种方法

(InputDelay、OutputDelay)、上下拉电阻、驱动电流强度等。加入I/O约束后的时序约束,才是完整的时序约束。FPGA作为PCB上的一个器件,是整个PCB系统时序收敛的一部分。FPGA作为
2017-12-27 09:15:17

GB 7000.1-2015 灯具 1部分:一般要求与试验

本帖最后由 飞儿朵朵2012 于 2016-11-3 22:20 编辑 GB 7000.1-2015 灯具 1部分:一般要求与试验
2016-09-18 22:02:20

GBT 20234.2-2015 电动汽车传导充电用连接装置 2部分 交流充电接口

GBT 20234.2-2015 电动汽车传导充电用连接装置 2部分 交流充电接口
2018-03-22 08:02:30

IEC 62305-1(雷电防护 1部分 总则)

IEC 62305-1(雷电防护 1部分 总则)前言3简介31. 范围和目标.42. 规范性参考文件.43. 术语和定义.44. 雷击电流参数... 95. 雷电的损害... 95.1 对建筑物
2011-01-22 17:03:54

ORCAD同一个分裂的元器件,经过annotate之后,一部分的位号是U1,另一部分的位号为U2了,请问是什么问题,谢谢!

ORCAD同一个分裂的元器件,经过annotate之后,一部分的位号是U1,另一部分的位号为U2了,请问是什么问题,谢谢!
2016-11-23 17:47:31

PADSlogic电子档2部分

PADSlogic电子档2部分有需要的可以下载
2013-09-21 18:00:38

Protel99se 安装好了,一部分ddb文件能打开一部分pcb格式打不开

Protel99se 安装好了,一部分ddb文件能打开,一部分pcb格式打不开,该怎么办
2011-12-21 20:14:15

STM32系列命名规则

STM32 F 103 C 6 T 7 xxx    1 2345 6 78  1部分:产品系列名,固定为STM32  2部分:产品类型;F表示这是Flash产品,目前没有其它选项  3部分
2014-10-09 19:03:28

TCL93219421部分9621部分TDA3505TEA1014原理图相关资料推荐

TCL 9321/9421部分/9621部分(TDA3505/TEA1014)原理图文件下载
2021-06-25 08:32:05

YY 0505-2012 医用电气设备 1-2部分 安全通用要求并列标准 电磁兼容 要求和试验

YY 0505-2012 医用电气设备 1-2部分 安全通用要求并列标准 电磁兼容 要求和试验 (见附件)
2015-06-03 12:49:54

multisim10.0中的仪器少了一部分

multisim中的仪器少了一部分求助啊 卸载了几次了
2013-10-31 00:33:18

《EDA工具手册》约束管理器分册

SCHEDULING NETS619.1SCHEDULING NETS619.2SCHEDULING NETS-REVISITED6510章相对传输延迟6811章MATCH DELAY7312章解决DRC冲突7413章约束管理器7613.1层次设计中的电子约束76
2017-11-10 12:30:42

使用高速转换器时,有哪些重要的PCB布局布线规则?(3部分

使用高速转换器时,有哪些重要的PCB布局布线规则?第一部分讨论了为什么AGND和DGND接地层未必一定分离,除非设计的具体情况要求您必须这么做。第二部分讨论了输电系统(PDS),以及电源层和接地
2018-10-30 14:56:34

使用高速转换器时,有哪些重要的PCB布局布线规则?(1部分

叠加在一起。第二部分将讨论电源输送和高速转换器的去耦,敬请期待。Rob ReederRob Reeder是ADI公司高速转换器和RF应用(美国北卡罗来纳州格林斯博罗)的高级系统应用工程师。他发表了
2018-10-30 15:01:16

使用高速转换器时,有哪些重要的PCB布局布线规则?(2部分

使用高速转换器时,有哪些重要的PCB布局布线规则?(2部分)本RAQ的第一部分讨论了为什么AGND和DGND接地层未必一定分离,除非设计的具体情 况要求您必须这么做。第二部分讨论印刷电路板(PCB
2018-10-30 14:57:01

保护您的 IP 核——第一部分软 IP——前言

固件和硬核 IP,我们将把它们留给我们的下一部分——第二部分和第三部分。 在本系列文章中,我们将把我们的谈话分为以下几个部分: 保护您的 IP 内核——第一部分软 IP,第一节:HDL 代码的加密保护您
2022-02-23 11:59:45

医用电气设备 1部分:安全通用要求

GB 9706.1-2007 医用电气设备 1部分:安全通用要求
2014-12-23 16:12:22

参数约束编辑器助力PCB布局布线

。  设计复用和文档  参数化约束不仅可以显著改进初始设计流程,而且对工程更改和设计复用更为有用,约束条件可作为设计、系统和文件资料的一部分,如果不这样而只存放在工程师或设计人员的头脑中,那么当他们转到其它
2018-09-10 16:37:24

如何玩转PCB布局和布线?

想成为一名成功的电子工程师,你一定要拿下PCB这块肥肉。PCB板上面密密麻麻的元器件们该如何有秩序的布局,以及各元器件之间如何互相兼容等等细节,该如何搞定?本文将给大家分享如何玩转PCB布局和布线,供大家学习!
2020-10-22 07:51:26

如何玩转STM32-F429系列

如何玩转STM32-F429系列
2021-10-13 06:45:39

如何玩转STM32-F429系列控制器?

如何玩转STM32-F429系列控制器?
2021-11-12 06:06:38

如何使用Zedboard运行reVision堆栈?

/Adam-Taylor-s-MicroZed-Chronicles-Part-180-All-about-the-Xilinx/ba-p/756988但该芯片自带板,Zynq 7020属于Zynq家族。是否可以在电路板上使用它?如果没有,支持reVision的官方(Xilinx / AVNet / ...)主板的最低成本是多少?筹码怎么样?
2019-10-10 06:25:58

如何在电路的一部分周围放置虚线框

您好...如何在电路的一部分周围放置虚线(或虚线)框?例如,我想在电源原理图中围绕电源部分放置一个盒子,而不会影响组件或布局。非常感谢。以上来自于谷歌翻译以下为原文Hello…how can I
2018-10-25 14:17:48

如何零死角玩转STM32-F429系列

如何零死角玩转STM32-F429系列
2021-10-13 08:47:02

如何零死角玩转STM32-F429系列

如何零死角玩转STM32-F429系列
2021-10-12 07:43:14

工业驱动控制架构:1部分

的C2000™ F28379 MCU,开发人员现在可以避免上文提到的很多缺点。 在本系列的下一部分中,我们进一步研究将FPGA引入到驱动和伺服机控制架构中时所遇到的其它挑战。 原文链接
2018-08-31 15:41:28

带通滤波电路只能看懂一小部分,求教分析指点

问题:1.1部分看懂一点,2部分完全不知道要干什么,3部分那样处理也不知道是要做什么。2.这个电路要实现的功能是一个从几十到几百赫兹的带通滤波。3.已经用Multisim仿真过,得到的结果是
2018-07-26 10:00:39

建筑混合测试系统的1部分

构建混合测试系统1部分:为成功过渡奠定基础
2019-11-06 09:36:06

微功率降压/升压电路2部分:将四节电池转换为5V

DN110- 微功率降压/升压电路,2部分:将四节电池转换为5V *
2019-06-11 16:31:41

怎么读labview二进制文件的一部分

怎么读labview二进制文件的一部分
2014-04-22 09:59:53

探究宽带GSPS ADC中的DDC(1部分

。图1.抽取系数为8时,每8个样本仅选择8个样本,抛弃7个样本。你们猜猜第二个问题是什么?在2部分中,我们将看看其他常见问题之一,敬请期待。
2018-10-26 11:16:21

每周分享之第一周:STM32部分知识共享

STM32部分知识共享:
2015-08-10 13:43:15

深入浅出玩转fpga PDF教程和光盘资源

12 测试用例设计   第四部分 时序分析   笔记13 时序分析基础   笔记14 基于ISE的时序约束   笔记15 基于TimeQuest的时序分析   第五部分 基础实验   笔记16
2012-02-27 10:45:37

物理约束布局约束

、增大路径延迟,同时也不宜过小,避免因“拥挤”增大路径延迟;约束块可以“重叠”放置,“重叠”部分资源共用,同时外部逻辑也可利用块内空闲资源;约束块需逐步放置,逐步验证;可通过移动布局不合理的RAM
2018-09-26 15:32:20

视频教程-STM32标准库的引入视频课程-3季6部分-单片机/工控 精选资料分享

STM32标准库的引入视频课程-3季6部分 互联网课程品牌《朱老师物联网...
2021-08-03 06:31:06

请问LAbview2012能截取图片中的一部分的控件在哪?

LAbview2012能截取图片中的一部分的控件在哪??
2019-04-02 20:55:30

请问STM32部分重映射和完全重映射的区别是什么?

请问STM32部分重映射和完全重映射的区别是什么?
2022-02-21 06:42:07

跪求《深入浅出玩转FPGA(2版)》这本书电子版

跪求《深入浅出玩转FPGA(2版)》这本书电子版
2015-10-08 07:44:27

运算放大器稳定性分析(TI合集)5部分 beta计算问题

在学习运算放大器稳定性分析(TI合集)5部分的时候,计算beta是有点疑惑,为什么beta = VFB / delta VOA ?而不是beta = VFB / VOA?
2022-04-01 10:21:51

零死角玩转STM32 2

本帖最后由 C447170697 于 2016-12-2 16:45 编辑 零死角玩转32两不同版本,希望攻城之路有迹可寻。
2016-12-02 16:16:13

零死角玩转STM32-F429系列

20章 USART—串口通讯—零死角玩转STM32-F429系列20章USART—串口通讯全套200集视频教程和1000页PDF教程请到秉火论坛下载:野火视频教程优酷观看网址本章参考资料
2021-08-03 07:16:47

高密度DC/DC转换器的PCB布局第一部分

的跟踪布线,包括MOSFET栅极驱动、电流检测和输出电压反馈。6. 设计电源和接地(GND)层。 在本博客系列2部分,笔者将揭开一种高密度降压型转换器布局(采用20mm×11mm封装的25A负载点设计)的神秘面纱。
2018-09-05 15:24:36

高密度DC/DC转换器的PCB布局第二部分

正如笔者在1部分中所提,专用于电源管理的印刷电路板(PCB)面积对系统设计人员而言是极大的约束。降低转换损耗是一项基本要求,以便能在PCB基板面有限的空间受约束型应用中实现紧凑的方案。 在电路板上
2018-09-05 15:24:34

Adam Taylor玩转Microzed系列第81部分

By Adam Taylor 到目前为止的文章中,我们已经研究了MicroZed开发板上使用以太网的数据传输问题。我们还没有涉及片上外设通信的问题:实时时钟,非易失内存以及独特的传感器。这些通信涉及到I2C或者SPI总线。
2017-01-13 11:07:11748

Adam Taylor玩转MicroZed系列第80部分

Adam Taylor玩转MicroZed系列的前期部分中,我们介绍了IP栈的概念。(见Adam Taylor玩转MicroZed系列第79部分:Zynq SoC以太网第3部分)接下来就是在我们的设计中使用该协议栈了。SDK开发环境允许我们创建BSP的时候包含一个轻量级的IP栈(lwIP)。
2017-01-13 11:17:111033

Adam Taylor玩转MicroZed系列,第79部分

By Adam Taylor 在本系列博客的前两部分中,我们研究了带有Zynq SoC PS(处理器系统)的以太网MAC(介质访问控制层),包括深入探讨了一个MAC使用范例。以太网MAC是一个基础的构建模块,它允许我们实现一个IP栈,然后因此给我们的工程创建联网条件。
2017-01-13 11:24:11669

Adam Taylor玩转MicroZed系列73:用其他的Zynq

By Adam Taylor 在过去一周中,我接到了很多不同人的来信,他们正在使用以Zynq为基础的开发工具。他们非常想知道怎么样去把MicroZed系列博客教程应用到他们所选择的硬件平台上。加上
2017-02-08 02:12:49426

Adam Taylor玩转MicroZed系列74:物理约束

研究了相关的时序约束后,在设计中我们也不能忽视所能运用到的物理约束。一个工程师最常用的物理约束是I/O管脚的放置和与每个I/O脚相关的参数定义(标准、驱动能力等)。然而,还有其它类型的物理约束
2017-02-08 02:20:11206

Adam Taylor玩转MicroZed系列,第75部分:放置约束

By Adam Taylor 在先前的博客中我们研究过I/O约束,下一个合乎逻辑的步骤就是研究如何在我们的设计中用FPGA进行放置和布线约束。使用放置约束的原因如下:为了帮助实现时序,或者
2017-02-08 02:22:11238

MicroZed开发板笔记,第72部分:多周期约束

By Adam Taylor 在最近的几篇博客中,我们研究了基本的时序约束。那么在设计中我们现在应该能定义时钟了,并且可以创建和声明它们的关系,还应该能在时钟和系统中声明任何缺陷。作为系统设计工
2017-02-08 03:13:11256

MicroZed开发板笔记,第70部分约束

By Adam Taylor 在之前的博客中介绍了Vivado的基本时序约束,时序约束定义了系统频率或自己所定义的时钟频率。为建立良好的时序约束,下一步是需要建立时钟路径之间关系的定义。这样
2017-02-08 03:46:35194

Adam Taylor玩转MicroZed系列69:关于Zynq的约束简介

通过前面的学习,我们已经对Zynq系列的PL和PS部分已经有了相当多的了解。其中有关约束部分我们曾经提到过但是没有重点关注。约束可以添加特定的信息到你的设计,并在综合工具和实现工具中可以得到实现
2017-02-08 03:58:43645

Adam Taylor玩转MicroZed系列68:AXI DMA Ⅲ,软件部分

上周的博客中我们完成了硬件的搭建,并且把硬件部分导入到SDK,见Adam Taylor’s MicroZed Chronicles Part 67: AXI DMA II,下一步通过写一个简单的程序
2017-02-08 05:53:11303

Adam Taylor玩转MicroZed系列67:AXI DMA II

上周的博客中我们学习了Zynq SoC的AXI DMA,我解释了怎样利用AXI DMA控制器将数据从PL搬运到PS。在本期博客中我们将学习怎样完成硬件的搭建。 首先我们要更深入的了解一下AXI streaming接口。Vivado工具的AXI参考手册(用户手册1037)对我们是非常有帮助的,提供了关于Zynq SoC的AXI协议的详细信息,为了构建硬件我们将使用如下AXI协议: AXI4-Stream—使用DMA时,从Zynq SoC的XDAC流式接口到内存映射,提供高性能输出 AXI4-Lite —配置和控制XADC以及DMA控制器 AXI4 —配置
2017-02-08 08:10:39286

Adam Taylor玩转MicroZed系列66:AXI DMA

有意思的方面,就是它能够将数据从PL(可编程逻辑)部分移动至存储器中——例如片上存储器或者DDR SDRAM,而存储器是映射到PS的地址空间上的。 作为工程师我们一直想这样做,将在Zynq PL部分实现的硬件存储器映射到PS部分的地址空间中,这是非常有用的,因为这样做可以允
2017-02-08 08:14:11153

Adam Taylor玩转MicroZed系列64:Zynq应用分析

在本系列上一篇博客中,我们学习了解了使用XMD和XSDB来调试我们的应用和系统。然而为了确保我们的应用在性能上是优化的,另一个非常重要的方面就是对应用程序进行详细分析。 分析不同于调试,就分析功能
2017-02-08 09:53:00130

Adam Taylor玩转MicroZed系列63:调试Zynq应用程序

在上一篇的MicroZed系列博客中,我们学习了两种与XADC进行通信的方法:Zynq SoC 的AXI或者DevC接口。通过在每个驱动程序中输出XADC的基地址,我演示了这两种XADC通信方法
2017-02-08 09:58:42221

Adam Taylor玩转MicroZed系列62:对Zynq XADC问题的回答

讨论,这个问题解决之后我们将回来继续学习PicoBlaze。 前面的博客中提到,有多种方式可以实现XADC与Zynq之间的交互,除了JTAG接口: 1.我们可以借助DevC接口实现XADC与PS(处理器系统)之间的直接交互,使用这种方式时,Zynq SoC的PL(可编程逻辑)部分不需要进行配置。然
2017-02-08 10:04:11242

Adam Taylor玩转MicroZed系列61:PicoBlaze第六讲

前面的几篇博客中,我们通过介绍怎样驱动CCD的一些知识了解了PicoBlaze的一些特点,同时也知道了通过Zynq PS(处理器系统)可是实现PicoBlaze的动态可重配置,我觉得在这次博客当中,我应该向大家介绍一下根据CCD的数据说明书怎样怎样创建生成我们第一个驱动CCD的波形信号。 尽管在这次设计中我们要使用两个PicoBlaze处理器,但是在这个例子当中只需要使用其中一个,因为只有四个图像时钟和四个寄存器时钟,采用一个PicoBlaze处理器就足以满足需求了。
2017-02-08 11:11:37134

Adam Taylor玩转MicroZed系列60:Zynq与PicoBlaze第五章:控制CCD(一种图像传感器)

作者:Adam Taylor 在上一篇博客中我们已经知道了如何动态更新PicoBlaze的运行程序,现在我们要学习一个完成的设计应用。一个非常相关的应用就是驱动CCD(电荷耦合元件)图像传感器,因为
2017-02-08 12:31:33144

Adam Taylor玩转MicroZed系列54:在Zynq SoC上玩转PetaLinux

正如我上周所讲,Petalinux是Xilinx针对Zynq SoC提供的Linux官方版本。为了攫取该版本最大资源,我们需要创建自己的版本。这就需要我们在Linux环境下进行开发。现在,并不是所有人都在Linux系统环境下进行开发,然而弄一台新机器又觉得既浪费时间和浪费金钱。因此,我将用一个虚拟机来提供这个环境。我之前采取过类似的方法来使用CERN自由过滤器设计工具,一直使用的不错哦! 我决定使用Oracle VM Virtual Box虚拟机并且创建一个Ubuntu 操作系统。这个非常简
2017-02-08 13:58:08164

Adam Taylor玩转MicroZed系列52:一年15万访问量,奖励大家一个pdf文档

我必须承认这是一篇我从来不希望要写的博客。当我开始写玩转MicroZed时,我还不确定每周一篇写到52篇。达到这样的里程碑并拥有150,000的浏览量,我想回顾过去的一年在Zynq SoC上涵盖
2017-02-08 15:35:37108

Adam Taylor玩转MicroZed系列50:AMP(非对称多进程处理模式)和Zynq SoC的OCM(片上存储器)

作者:Adam Taylor 在上一篇博客中我们了解了Zynq SoC的OCM(片上存储器) ,利用它可以实现在AMP模式下内部处理器内核之间的通信。现在我们将写一些程序代码将这个设备(OCM)利用
2017-02-08 15:38:12606

Adam Taylor玩转MicroZed系列53:聊聊Linux 和 SMP

作者:Adam Taylor 在最近的几篇博客中,我们花了主要精力讲解操作系统和AMP(非对称多进程处理),接下来我们希望看到Linux系统在microzed板上运行。我们目前还没有讨论
2017-02-08 15:42:12529

Adam Taylor玩转MicroZed系列51:中断和AMP

作者:Adam Taylor 上篇博客中我们看到了在ZynqSoC的两块ARM Cortex-A9 MPCore处理器之间共享数据。我提到方法可以改进——使得更加高效——我们可以使用软件中断来进行
2017-02-08 15:47:34222

Adam TaylorMicroZed教程第40章:MicroZed操作系统第二部分

介绍完操作系统后我将会在Zynq SoC上演示,我打算首先在MicroZed上实现的操作系统就是Micrium公司的uC/OSiii。这是一个硬式实时操作系统,可以点击这里下载。 该OS已经用于大量
2017-02-08 18:26:11149

Adam Taylor玩转MicroZed系列42:MicroZed操作系统第4部分

最近的几篇关于MicroZed系列的博客中我们介绍并了解了RTOS(实时操作系统)的概念,既然已经介绍了基本知识,是时候在MicroZed开发板上实现运行我们的第一个操作系统。我们将使
2017-02-08 18:27:06323

Adam Taylor玩转MicroZed系列41:MicroZed操作系统第三部分

作者:Steve Leibson, 赛灵思战略营销与业务规划总监 在我前面的一篇博客(查看Adam Taylor玩转MicroZed系列40:MicroZed操作系统第二部分)中,大家已经见识
2017-02-08 18:27:11202

Adam Taylor玩转MicroZed系列43:使用XADC,Alarms和中断

我本来打算在这篇博客中继续介绍探讨运行于Zynq SoC上的操作系统。然而由于上周有人提问过一些关于Zynq SoC外设XADC,中断和alarms的问题,我认为我们应该快速的了解一下以及我们怎样将它们加入到系统设计中。 Zynq SoC具有检测供应电压和片上工作温度的能力,这看起来非常有趣 。我们可以利用这个功能在系统测试期间验证初始供应电压和工作温度。在我们的设计的整个测试和运行期间,我们可以定期的检查确保这些参数保持在规定的运行范围内。在
2017-02-08 18:30:02312

Adam Taylor玩转MicroZed系列34:使用MicroZed驱动Adafruit RGB NeoPixel LED阵列第5部分

在这期博客前面的几期,我们介绍了驱动Adafruit Neopixels设计实例的解决方案架构。我们使用Vivado方块图设计这个解决方案(具体可以查看Adam Taylor玩转MicroZed系列
2017-02-08 19:05:11281

亚当泰勒玩转MicroZed连载37:用MicroZed驱动Adafruit RGB NeoPixel LED阵列(第8节)

作者:Steve Leibson, 赛灵思战略营销与业务规划总监 By Adam Taylor 我们采用基于Zynq的MicroZed板来实现Adafruit NeoPixel驱动器,前后花了
2017-02-08 19:06:11152

Adam Taylor玩转MicroZed系列39:MicroZed操作系统第1部分

到目前为止,我们已经从Zynq/MicroZed系列博客中看到了很多设计的例子,但是这些设计都没有使用到操作系统。裸板系统对于目前我们博客中涉及到的例子已经足够满足设计要求了,但是如果我们想使用更加
2017-02-08 19:09:11111

Adam Taylor玩转MicroZed系列29:MicroZed I/O扩展板卡

最近我拿到了一块MicroZed I/O 扩展板卡,这个扩展板补充完善了MicroZed系统化模块(SOM)设计方法,通过分解位于MicroZed开发板背面的两个小型的I/O引脚集管上的I/O引脚
2017-02-08 20:20:29359

关于使用FPGA实现复杂数学函数的计算的分析

作者是Adam Taylor,该文章发表在 第87期XCell期刊 上。Adam经常给XCell期刊投稿,在XCell日报上,他的“MicroZed Chronicles”系列文章已经发表了近30期,最近他成为了e2v科技的系统工程主管。
2019-10-06 17:09:003013

Zynq PS/PL 第七篇: Adam Taylor’s MicroZed 系列27

Adam Taylor's博客系列讲解在基于ARM的Zynq SoC芯片可编程逻辑上实现定点数学函数计算。 我们已经在MicroZed 系列的前期博客中学习了在PL(可编程逻辑)内实现定点运算,现在
2017-02-09 02:07:37210

Zynq DMA第七篇:Adam Taylor 玩转MicroZed 系列29

。 与我们在本博客系列中的方法一样:加上所生成的头文件作为BSP的一部分。这些头文件提供了宏和函数,我们可以用来驱动DMA 。我们将在这个示例中加入: Xscugic.h和xil_exceptions.h
2017-02-09 05:47:33211

Zynq PS / PL 第六篇: Adam Taylor玩转 MicroZed 系列26

Adam Taylor's博客系列讲解基于ARM的Zynq SoC芯片可编程逻辑实现定点算法以提高性能。 这个博客系列每周发布,迄今为止已经发布了6个月,我们在Zynq SoC处理器系统(PS
2017-02-09 07:58:12193

Adam Taylor玩转MicroZed系列之57:Zynq和PicoBlaze第二部分

到现在为止,我们知道如何在基于Zynq SoC的系统中例化PicoBlaze 软核处理器。在这篇博客,我们将继续探索更多关于如何生成PicoBlaze 程序以及如何使用JTAG接口更新程序而不是重新编译整个设计。
2017-02-11 07:01:06926

Adam Taylor玩转MicroZed系列之58:Zynq和PicoBlaze第3部分

Zynq SoC的处理系统提供额外功能让我们可以建立一个更加灵活的Zynq 程序下载系统以适应更多工作。
2017-02-11 07:03:111053

Adam Tayloy玩转MicroZed系列59:Zynq与PicoBlaze第4章

在以前发布的玩转MicroZed系列博客中,我们建立了一个基于Zynq的系统,通过使用双端口RAMS和BRAM(块RAM)控制器将两个PicoBlaze处理器核连接到Zynq的PS部分,现在我们将学习一下怎样实现更新存储在双端口RAM中的PicoBlaze处理器的程序。
2017-02-11 07:05:11943

Adam Taylor玩转MicroZedMicroZed操作系统

如何获得FreeRTOS演示并且在MicroZed上运行。FreeRTOS由Real Time Engineering公司开发,为小容量和极快运行速度的嵌入式系统提供帮助。
2017-02-11 10:03:121513

Adam Taylor玩转MicroZed:FreeRTOS

在上一篇博客中成功地演示了FreeRTOS并在基于Zynq的MicroZed板上运行之后,显然我们想要能够编写我们自己的应用程序。因此,我们将首先举一个简单的例子。我们将配置Zynq SoC的XADC并且在串行链路上输出结果。
2017-02-11 10:03:131019

机电约束与三维层次化组规划与布局

兼顾机电约束与三维层次化组规划与布局的实时“设计即正确”布局。在早期验证机电约束以减少成本高昂的重新设计。包含动态图形同步的二维/三维对称实施,以及包含动态 DRC 的元器件布局和调试。
2019-05-20 06:00:001997

已全部加载完成