今日头条
如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。
我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同 FPGA 协作。他们特别感兴趣的是 JESD204B 接口将如何简化设计流程。
与 LVDS 及 CMOS 接口相比,JESD204B 数据转换器串行接口标准可提供一些显著的优势,包括更简单的布局以及更少的引脚数。因此它能获得工程师的青睐和关注也就不足为奇了,它具备如下系统级优势:
图1:LVDS DAC 的 PCB 布局(左);采用 JESD204B 的相同 DAC 的 PCB 布局(右)
这是不是意味着您要改用 JESD204B 接口?
不一定。与 LVDS 接口相比,JESD204B 的缺点是具有更长的绝对时延,这对于有些应用来说是不可接受的。
尽管 JESD204B 可提供很多优势,但有些应用要求极短的时延,最好是无时延。一个很好的实例是电子战中使用的信号屏蔽器。该设备不仅要求绝对时延,而且需要最大限度地降低任何可能的延迟。
对于这种应用,您应该考虑 LVDS 接口,因此它没有在 JESD204B 上进行数据串行化的延迟。
如欲了解有关 JESD204B 的更得意详情,敬请参考其它资源:
原文请参见:http://e2e.ti.com/blogs_/b/analogwire/archive/2014/03/14/jesd204b-is-it-for-you.aspx
全部0条评论
快来发表一下你的评论吧 !