资料介绍
在传统设计中,所有计算机运算(
算法、逻辑和存储进程)都参考
时钟同步执行,时钟增加了设计中的时序电路数量。在这个电池
供电设备大行其道的移动时代,为了节省每一毫瓦(mW)的功耗,
厂商间展开了残酷的竞争,因此将电路分成多个
电源域并根据要求关闭它们,并且在设计每个时序电路的同时节省功耗,这两点至关重要。时序电路(如计数器和
寄存器)在现代设计中无处不在。本文以约翰逊计数器为例介绍了如何采用有效门控时钟来设计高能效的时序电路。
约翰逊计数器系统,可同步提供多种特殊类型的数据序列,这对于大多数重要应用(如D/A 转换器、FSM和时钟分频器)来说至关重要。为支持不同频率(从MHz到GHz)的模块,越来越多的IP集成到片上系统,因此,设计中在不同层级实施了许多可支持多个分频因子的时钟分频器。本文中,我们介绍了一款节能设计,即用带有门控时钟的多级可 编程约翰逊计数器系统来取代多个时钟分频器,该计数器可提供8至任何偶数值(在本文中为38)的时钟分频因子。下面,我们将探讨实施细节和该技术的优劣。
典型时序电路
图1给出的是一款传统4位上升沿约翰逊计数器。约翰逊计数器只不过是修改过的移位寄存器,其最后一个D触发器的反相输出作为第一个D触发器的输入。所有其他触发器将接收上一个触发器所提供的输出。
图1 传统约翰逊计数器
如表1所示,在所有的纵列中,4个连续的“0”后面都跟随着4个连续的“1”,但所有纵列都位于不同的阶段。约翰逊计数器可同步创建一个特定的数据模式。该数据模式在建模时非常有用,因为它可以使用任何抽头就可以产生一个有不同阶段的时钟样式的模式。此外,从表中可以推导出,约翰逊计数器只使用了N个触发器提供2N个状态,因此,与标准 环形计数器相比,约翰逊计数器仅需要一半数量的触发器便可实现同样的MOD.
表1 约翰逊计数器的状态图
典型时序电路的缺陷
如图1所示,这种电路最大的缺点是不可配置,因此,不能改变时钟分频因子。一个N触发器设计只能产生2N个周期的时钟。需要预先将固定数量的触发器加入到设计中,才能产生固定周期的时钟。这大大阻碍了特定时钟的设计,而且多个这样的设计,需要多种分频因子来进行分频。
另外,该设计非常耗能,并且也没有机制可通过高效门控时钟来节省动态功耗。如表1所示,Q3只能在时钟脉冲2和时钟脉冲6中改变其输出,对于所有其他时钟而言,触发器一次又一次地存储了相同的数据。这导致在时钟周期内产生了不必要的功耗,而采用适合的门控时钟可解决该问题。
约翰逊计数器系统,可同步提供多种特殊类型的数据序列,这对于大多数重要应用(如D/A 转换器、FSM和时钟分频器)来说至关重要。为支持不同频率(从MHz到GHz)的模块,越来越多的IP集成到片上系统,因此,设计中在不同层级实施了许多可支持多个分频因子的时钟分频器。本文中,我们介绍了一款节能设计,即用带有门控时钟的多级可 编程约翰逊计数器系统来取代多个时钟分频器,该计数器可提供8至任何偶数值(在本文中为38)的时钟分频因子。下面,我们将探讨实施细节和该技术的优劣。
典型时序电路
图1给出的是一款传统4位上升沿约翰逊计数器。约翰逊计数器只不过是修改过的移位寄存器,其最后一个D触发器的反相输出作为第一个D触发器的输入。所有其他触发器将接收上一个触发器所提供的输出。
图1 传统约翰逊计数器
如表1所示,在所有的纵列中,4个连续的“0”后面都跟随着4个连续的“1”,但所有纵列都位于不同的阶段。约翰逊计数器可同步创建一个特定的数据模式。该数据模式在建模时非常有用,因为它可以使用任何抽头就可以产生一个有不同阶段的时钟样式的模式。此外,从表中可以推导出,约翰逊计数器只使用了N个触发器提供2N个状态,因此,与标准 环形计数器相比,约翰逊计数器仅需要一半数量的触发器便可实现同样的MOD.
表1 约翰逊计数器的状态图
典型时序电路的缺陷
如图1所示,这种电路最大的缺点是不可配置,因此,不能改变时钟分频因子。一个N触发器设计只能产生2N个周期的时钟。需要预先将固定数量的触发器加入到设计中,才能产生固定周期的时钟。这大大阻碍了特定时钟的设计,而且多个这样的设计,需要多种分频因子来进行分频。
另外,该设计非常耗能,并且也没有机制可通过高效门控时钟来节省动态功耗。如表1所示,Q3只能在时钟脉冲2和时钟脉冲6中改变其输出,对于所有其他时钟而言,触发器一次又一次地存储了相同的数据。这导致在时钟周期内产生了不必要的功耗,而采用适合的门控时钟可解决该问题。
下载该资料的人也在下载
下载该资料的人还在阅读
更多 >
- 使用Arduino nano的低功耗时钟项目3次下载
- SOC低功耗电路设计方法1次下载
- 低功耗时钟BL5372中文数据手册17次下载
- 典型时序电路与门控时钟在时序电路中的应用设计25次下载
- 有效门控时钟来设计高能效的时序电路10次下载
- 基于FPGA技术的RS232接口时序电路设计方案29次下载
- 低功耗时钟门控算术逻辑单元在不同FPGA中的时钟能量分析0次下载
- 教你如何采用门控时钟来设计低功耗时序电路5次下载
- 基于二叉树的时序电路测试序列设计0次下载
- 采用三相交流电源的低功耗绝热时序电路20次下载
- “一般时序电路设计”的课堂教学及实践改革0次下载
- 采用三相交流电源的低功耗绝热时序电路15次下载
- 基于门控时钟的CMOS电路低功耗设计22次下载
- 时序电路设计实例 (Sequential-Circuit D37次下载
- PLD练习2(时序电路)20次下载
- XOR自门控与时钟门控的不同之处555次阅读
- 硬件电路设计之时序电路设计1020次阅读
- FSMs低功耗设计354次阅读
- 低功耗系统在降低功耗的同时保持精度所涉及的时序因素和解决方案421次阅读
- 一文详解门控时钟6387次阅读
- 时钟门控的作用571次阅读
- 基本逻辑电路、时序电路、组合电路设计937次阅读
- 门控时钟实现低功耗的原理1745次阅读
- 时序电路基本组件及时序逻辑电路应用实例6232次阅读
- FPGA之时序电路的理解3233次阅读
- FPGA的设计主要是以时序电路为主吗?4558次阅读
- 异步电路中时钟如何同步的多种方法1.3w次阅读
- FPGA全局时钟和第二全局时钟资源的使用方法4335次阅读
- 数字电路之时序电路1.8w次阅读
- 射频识别芯片设计中时钟树功耗的优化与实现3863次阅读
下载排行
本周
- 1TC358743XBG评估板参考手册
- 1.36 MB |330次下载 |免费
- 2开关电源基础知识
- 5.73 MB |6次下载 |免费
- 3100W短波放大电路图
- 0.05 MB |4次下载 |3积分
- 4嵌入式linux-聊天程序设计
- 0.60 MB |3次下载 |免费
- 5基于FPGA的光纤通信系统的设计与实现
- 0.61 MB |2次下载 |免费
- 651单片机窗帘控制器仿真程序
- 1.93 MB |2次下载 |免费
- 751单片机大棚环境控制器仿真程序
- 1.10 MB |2次下载 |免费
- 8基于51单片机的RGB调色灯程序仿真
- 0.86 MB |2次下载 |免费
本月
- 1OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB |234315次下载 |免费
- 2555集成电路应用800例(新编版)
- 0.00 MB |33564次下载 |免费
- 3接口电路图大全
- 未知 |30323次下载 |免费
- 4开关电源设计实例指南
- 未知 |21549次下载 |免费
- 5电气工程师手册免费下载(新编第二版pdf电子书)
- 0.00 MB |15349次下载 |免费
- 6数字电路基础pdf(下载)
- 未知 |13750次下载 |免费
- 7电子制作实例集锦 下载
- 未知 |8113次下载 |免费
- 8《LED驱动电路设计》 温德尔著
- 0.00 MB |6653次下载 |免费
总榜
- 1matlab软件下载入口
- 未知 |935054次下载 |免费
- 2protel99se软件下载(可英文版转中文版)
- 78.1 MB |537796次下载 |免费
- 3MATLAB 7.1 下载 (含软件介绍)
- 未知 |420026次下载 |免费
- 4OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB |234315次下载 |免费
- 5Altium DXP2002下载入口
- 未知 |233046次下载 |免费
- 6电路仿真软件multisim 10.0免费下载
- 340992 |191185次下载 |免费
- 7十天学会AVR单片机与C语言视频教程 下载
- 158M |183279次下载 |免费
- 8proe5.0野火版下载(中文版免费下载)
- 未知 |138040次下载 |免费
评论
查看更多